13425 lines
1.4 MiB
13425 lines
1.4 MiB
#include <stdio.h>
|
|
#include <stdint.h>
|
|
|
|
int64_t s_CSAwallace_cla32(int64_t a, int64_t b){
|
|
int64_t s_CSAwallace_cla32_out = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_0 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_1 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_2 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_3 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_4 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_5 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_6 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_7 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_8 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_9 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_10 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_11 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_12 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_13 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_14 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_15 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_16 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_17 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_18 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_19 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_20 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_21 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_22 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_23 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_24 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_25 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_26 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_27 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_28 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_29 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_0_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_1_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_2_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_3_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_4_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_5_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_6_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_7_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_8_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_9_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_10_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_11_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_12_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_13_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_14_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_15_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_16_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_17_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_18_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_19_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_20_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_21_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_22_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_23_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_24_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_25_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_26_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_27_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_28_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_29_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_30_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_31_30 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_0_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_1_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_2_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_3_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_4_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_5_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_6_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_7_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_8_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_9_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_10_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_11_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_12_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_13_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_14_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_15_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_16_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_17_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_18_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_19_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_20_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_21_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_22_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_23_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_24_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_25_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_26_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_27_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_28_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_29_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_nand_30_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_and_31_31 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa1_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa1_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa2_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa2_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa2_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa2_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa2_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa3_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa3_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa3_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa3_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa3_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa4_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa4_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa4_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa0_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa1_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa2_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa3_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa4_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa5_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa6_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa7_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa8_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa56_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa57_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa58_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa58_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa58_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa59_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa59_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa59_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa9_csa_component_fa59_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa2_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa2_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa3_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa3_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa3_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa3_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa3_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa4_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa4_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa4_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa10_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa11_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa12_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa13_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa14_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa15_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa56_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa57_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa58_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa58_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa58_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa59_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa59_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa59_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa59_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa59_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa60_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa60_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa60_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa60_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa16_csa_component_fa60_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa3_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa3_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa17_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa18_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa19_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa20_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa56_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa57_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa58_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa58_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa58_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa59_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa59_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa59_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa59_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa59_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa60_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa60_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa60_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa60_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa60_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa61_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa61_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa61_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa61_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa21_csa_component_fa61_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa22_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa23_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa56_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa57_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa58_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa58_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa58_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa24_csa_component_fa58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa25_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa58_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa58_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa59_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa59_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa59_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa59_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa60_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa60_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa60_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa61_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa61_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa61_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa62_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa62_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa26_csa_component_fa62_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa27_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa23_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa23_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa24_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa25_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa25_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa26_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa26_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa27_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa27_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa28_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa28_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa29_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa29_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa30_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa30_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa58_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa58_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa59_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa59_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa59_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa59_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa60_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa60_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa60_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa60_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa61_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa61_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa61_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa61_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa62_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa62_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa62_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa28_csa_component_fa62_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa31_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa31_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa32_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa32_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa33_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa33_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa34_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa34_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa35_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa35_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa36_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa36_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa37_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa37_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa38_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa38_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa39_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa39_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa40_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa40_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa41_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa41_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa42_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa42_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa43_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa43_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa44_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa44_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa45_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa45_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa46_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa46_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa47_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa47_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa48_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa48_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa49_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa49_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa50_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa50_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa51_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa51_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa52_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa52_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa53_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa53_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa54_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa54_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa55_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa55_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa56_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa56_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa56_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa57_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa57_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa57_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa58_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa58_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa58_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa59_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa59_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa59_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa59_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa59_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa60_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa60_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa60_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa60_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa60_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa61_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa61_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa61_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa61_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa61_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa62_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa62_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa62_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa62_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa62_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa63_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa63_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa63_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla32_csa29_csa_component_fa63_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and1 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and2 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and3 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and4 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and5 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor10 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and6 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and7 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor11 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and8 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and9 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and10 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and11 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and12 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or1 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or2 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor12 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and13 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or3 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor13 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and14 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and15 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and16 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or4 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or5 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor14 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and17 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and18 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and19 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and20 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and21 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and22 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or6 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or7 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or8 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor15 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and23 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and24 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and25 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and26 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and27 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and28 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and29 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and30 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and31 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and32 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or9 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or10 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or11 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or12 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor16 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and33 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or13 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor17 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and34 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and35 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and36 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or14 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or15 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor18 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and37 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and38 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and39 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and40 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and41 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and42 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or16 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or17 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or18 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor19 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and43 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and44 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and45 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and46 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and47 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and48 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and49 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and50 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and51 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and52 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or19 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or20 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or21 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or22 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor20 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and53 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or23 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor21 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and54 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and55 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and56 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or24 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or25 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor22 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and57 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and58 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and59 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and60 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and61 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and62 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or26 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or27 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or28 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor23 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and63 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and64 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and65 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and66 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and67 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and68 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and69 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and70 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and71 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and72 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or29 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or30 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or31 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or32 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic24_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor24 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and73 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or33 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic25_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic25_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic25_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor25 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and74 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and75 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and76 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or34 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or35 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic26_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic26_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic26_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor26 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and77 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and78 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and79 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and80 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and81 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and82 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or36 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or37 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or38 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic27_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic27_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic27_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor27 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and83 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and84 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and85 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and86 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and87 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and88 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and89 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and90 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and91 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and92 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or39 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or40 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or41 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or42 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic28_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic28_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic28_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor28 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and93 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or43 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic29_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic29_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic29_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor29 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and94 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and95 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and96 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or44 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or45 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic30_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic30_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic30_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor30 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and97 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and98 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and99 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and100 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and101 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and102 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or46 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or47 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or48 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic31_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic31_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic31_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor31 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and103 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and104 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and105 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and106 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and107 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and108 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and109 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and110 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and111 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and112 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or49 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or50 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or51 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or52 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic32_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic32_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic32_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor32 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and113 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or53 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic33_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic33_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic33_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor33 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and114 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and115 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and116 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or54 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or55 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic34_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic34_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic34_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor34 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and117 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and118 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and119 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and120 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and121 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and122 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or56 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or57 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or58 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic35_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic35_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic35_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor35 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and123 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and124 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and125 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and126 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and127 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and128 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and129 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and130 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and131 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and132 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or59 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or60 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or61 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or62 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic36_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic36_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic36_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor36 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and133 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or63 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic37_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic37_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic37_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor37 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and134 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and135 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and136 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or64 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or65 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic38_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic38_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic38_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor38 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and137 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and138 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and139 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and140 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and141 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and142 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or66 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or67 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or68 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic39_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic39_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic39_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor39 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and143 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and144 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and145 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and146 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and147 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and148 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and149 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and150 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and151 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and152 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or69 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or70 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or71 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or72 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic40_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic40_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic40_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor40 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and153 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or73 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic41_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic41_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic41_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor41 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and154 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and155 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and156 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or74 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or75 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic42_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic42_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic42_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor42 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and157 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and158 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and159 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and160 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and161 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and162 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or76 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or77 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or78 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic43_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic43_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic43_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor43 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and163 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and164 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and165 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and166 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and167 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and168 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and169 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and170 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and171 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and172 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or79 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or80 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or81 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or82 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic44_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic44_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic44_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor44 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and173 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or83 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic45_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic45_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic45_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor45 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and174 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and175 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and176 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or84 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or85 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic46_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic46_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic46_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor46 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and177 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and178 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and179 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and180 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and181 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and182 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or86 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or87 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or88 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic47_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic47_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic47_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor47 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and183 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and184 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and185 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and186 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and187 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and188 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and189 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and190 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and191 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and192 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or89 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or90 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or91 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or92 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic48_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic48_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic48_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor48 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and193 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or93 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic49_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic49_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic49_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor49 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and194 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and195 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and196 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or94 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or95 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic50_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic50_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic50_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor50 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and197 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and198 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and199 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and200 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and201 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and202 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or96 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or97 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or98 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic51_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic51_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic51_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor51 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and203 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and204 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and205 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and206 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and207 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and208 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and209 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and210 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and211 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and212 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or99 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or100 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or101 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or102 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic52_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic52_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic52_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor52 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and213 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or103 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic53_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic53_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic53_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor53 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and214 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and215 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and216 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or104 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or105 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic54_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic54_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic54_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor54 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and217 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and218 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and219 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and220 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and221 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and222 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or106 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or107 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or108 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic55_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic55_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic55_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor55 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and223 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and224 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and225 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and226 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and227 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and228 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and229 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and230 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and231 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and232 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or109 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or110 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or111 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or112 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic56_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic56_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic56_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor56 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and233 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or113 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic57_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic57_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic57_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor57 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and234 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and235 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and236 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or114 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or115 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic58_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic58_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic58_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor58 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and237 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and238 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and239 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and240 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and241 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and242 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or116 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or117 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or118 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic59_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic59_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic59_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor59 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and243 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and244 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and245 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and246 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and247 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and248 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and249 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and250 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and251 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and252 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or119 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or120 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or121 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or122 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic60_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic60_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic60_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor60 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and253 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or123 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic61_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic61_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic61_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor61 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and254 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and255 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and256 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or124 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or125 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic62_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic62_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic62_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor62 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and257 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and258 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and259 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and260 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and261 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and262 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or126 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or127 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or128 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic63_or0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic63_and0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_pg_logic63_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_xor63 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and263 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and264 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and265 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and266 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and267 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and268 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and269 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and270 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and271 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_and272 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or129 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or130 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or131 = 0;
|
|
uint8_t s_CSAwallace_cla32_u_cla64_or132 = 0;
|
|
uint8_t s_CSAwallace_cla32_xor0 = 0;
|
|
|
|
s_CSAwallace_cla32_and_0_0 = ((a >> 0) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_1_0 = ((a >> 1) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_2_0 = ((a >> 2) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_3_0 = ((a >> 3) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_4_0 = ((a >> 4) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_5_0 = ((a >> 5) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_6_0 = ((a >> 6) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_7_0 = ((a >> 7) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_8_0 = ((a >> 8) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_9_0 = ((a >> 9) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_10_0 = ((a >> 10) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_11_0 = ((a >> 11) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_12_0 = ((a >> 12) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_13_0 = ((a >> 13) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_14_0 = ((a >> 14) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_15_0 = ((a >> 15) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_16_0 = ((a >> 16) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_17_0 = ((a >> 17) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_18_0 = ((a >> 18) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_19_0 = ((a >> 19) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_20_0 = ((a >> 20) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_21_0 = ((a >> 21) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_22_0 = ((a >> 22) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_23_0 = ((a >> 23) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_24_0 = ((a >> 24) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_25_0 = ((a >> 25) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_26_0 = ((a >> 26) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_27_0 = ((a >> 27) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_28_0 = ((a >> 28) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_29_0 = ((a >> 29) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_and_30_0 = ((a >> 30) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_0 = ~(((a >> 31) & 0x01) & ((b >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_1 = ((a >> 0) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_1_1 = ((a >> 1) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_2_1 = ((a >> 2) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_3_1 = ((a >> 3) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_4_1 = ((a >> 4) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_5_1 = ((a >> 5) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_6_1 = ((a >> 6) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_7_1 = ((a >> 7) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_8_1 = ((a >> 8) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_9_1 = ((a >> 9) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_10_1 = ((a >> 10) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_11_1 = ((a >> 11) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_12_1 = ((a >> 12) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_13_1 = ((a >> 13) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_14_1 = ((a >> 14) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_15_1 = ((a >> 15) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_16_1 = ((a >> 16) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_17_1 = ((a >> 17) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_18_1 = ((a >> 18) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_19_1 = ((a >> 19) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_20_1 = ((a >> 20) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_21_1 = ((a >> 21) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_22_1 = ((a >> 22) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_23_1 = ((a >> 23) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_24_1 = ((a >> 24) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_25_1 = ((a >> 25) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_26_1 = ((a >> 26) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_27_1 = ((a >> 27) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_28_1 = ((a >> 28) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_29_1 = ((a >> 29) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_and_30_1 = ((a >> 30) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_1 = ~(((a >> 31) & 0x01) & ((b >> 1) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_2 = ((a >> 0) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_1_2 = ((a >> 1) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_2_2 = ((a >> 2) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_3_2 = ((a >> 3) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_4_2 = ((a >> 4) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_5_2 = ((a >> 5) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_6_2 = ((a >> 6) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_7_2 = ((a >> 7) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_8_2 = ((a >> 8) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_9_2 = ((a >> 9) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_10_2 = ((a >> 10) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_11_2 = ((a >> 11) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_12_2 = ((a >> 12) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_13_2 = ((a >> 13) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_14_2 = ((a >> 14) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_15_2 = ((a >> 15) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_16_2 = ((a >> 16) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_17_2 = ((a >> 17) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_18_2 = ((a >> 18) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_19_2 = ((a >> 19) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_20_2 = ((a >> 20) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_21_2 = ((a >> 21) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_22_2 = ((a >> 22) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_23_2 = ((a >> 23) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_24_2 = ((a >> 24) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_25_2 = ((a >> 25) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_26_2 = ((a >> 26) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_27_2 = ((a >> 27) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_28_2 = ((a >> 28) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_29_2 = ((a >> 29) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_and_30_2 = ((a >> 30) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_2 = ~(((a >> 31) & 0x01) & ((b >> 2) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_3 = ((a >> 0) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_1_3 = ((a >> 1) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_2_3 = ((a >> 2) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_3_3 = ((a >> 3) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_4_3 = ((a >> 4) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_5_3 = ((a >> 5) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_6_3 = ((a >> 6) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_7_3 = ((a >> 7) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_8_3 = ((a >> 8) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_9_3 = ((a >> 9) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_10_3 = ((a >> 10) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_11_3 = ((a >> 11) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_12_3 = ((a >> 12) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_13_3 = ((a >> 13) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_14_3 = ((a >> 14) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_15_3 = ((a >> 15) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_16_3 = ((a >> 16) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_17_3 = ((a >> 17) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_18_3 = ((a >> 18) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_19_3 = ((a >> 19) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_20_3 = ((a >> 20) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_21_3 = ((a >> 21) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_22_3 = ((a >> 22) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_23_3 = ((a >> 23) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_24_3 = ((a >> 24) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_25_3 = ((a >> 25) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_26_3 = ((a >> 26) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_27_3 = ((a >> 27) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_28_3 = ((a >> 28) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_29_3 = ((a >> 29) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_and_30_3 = ((a >> 30) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_3 = ~(((a >> 31) & 0x01) & ((b >> 3) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_4 = ((a >> 0) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_1_4 = ((a >> 1) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_2_4 = ((a >> 2) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_3_4 = ((a >> 3) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_4_4 = ((a >> 4) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_5_4 = ((a >> 5) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_6_4 = ((a >> 6) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_7_4 = ((a >> 7) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_8_4 = ((a >> 8) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_9_4 = ((a >> 9) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_10_4 = ((a >> 10) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_11_4 = ((a >> 11) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_12_4 = ((a >> 12) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_13_4 = ((a >> 13) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_14_4 = ((a >> 14) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_15_4 = ((a >> 15) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_16_4 = ((a >> 16) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_17_4 = ((a >> 17) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_18_4 = ((a >> 18) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_19_4 = ((a >> 19) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_20_4 = ((a >> 20) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_21_4 = ((a >> 21) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_22_4 = ((a >> 22) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_23_4 = ((a >> 23) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_24_4 = ((a >> 24) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_25_4 = ((a >> 25) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_26_4 = ((a >> 26) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_27_4 = ((a >> 27) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_28_4 = ((a >> 28) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_29_4 = ((a >> 29) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_and_30_4 = ((a >> 30) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_4 = ~(((a >> 31) & 0x01) & ((b >> 4) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_5 = ((a >> 0) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_1_5 = ((a >> 1) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_2_5 = ((a >> 2) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_3_5 = ((a >> 3) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_4_5 = ((a >> 4) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_5_5 = ((a >> 5) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_6_5 = ((a >> 6) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_7_5 = ((a >> 7) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_8_5 = ((a >> 8) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_9_5 = ((a >> 9) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_10_5 = ((a >> 10) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_11_5 = ((a >> 11) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_12_5 = ((a >> 12) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_13_5 = ((a >> 13) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_14_5 = ((a >> 14) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_15_5 = ((a >> 15) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_16_5 = ((a >> 16) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_17_5 = ((a >> 17) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_18_5 = ((a >> 18) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_19_5 = ((a >> 19) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_20_5 = ((a >> 20) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_21_5 = ((a >> 21) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_22_5 = ((a >> 22) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_23_5 = ((a >> 23) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_24_5 = ((a >> 24) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_25_5 = ((a >> 25) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_26_5 = ((a >> 26) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_27_5 = ((a >> 27) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_28_5 = ((a >> 28) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_29_5 = ((a >> 29) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_and_30_5 = ((a >> 30) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_5 = ~(((a >> 31) & 0x01) & ((b >> 5) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_6 = ((a >> 0) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_1_6 = ((a >> 1) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_2_6 = ((a >> 2) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_3_6 = ((a >> 3) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_4_6 = ((a >> 4) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_5_6 = ((a >> 5) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_6_6 = ((a >> 6) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_7_6 = ((a >> 7) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_8_6 = ((a >> 8) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_9_6 = ((a >> 9) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_10_6 = ((a >> 10) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_11_6 = ((a >> 11) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_12_6 = ((a >> 12) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_13_6 = ((a >> 13) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_14_6 = ((a >> 14) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_15_6 = ((a >> 15) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_16_6 = ((a >> 16) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_17_6 = ((a >> 17) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_18_6 = ((a >> 18) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_19_6 = ((a >> 19) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_20_6 = ((a >> 20) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_21_6 = ((a >> 21) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_22_6 = ((a >> 22) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_23_6 = ((a >> 23) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_24_6 = ((a >> 24) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_25_6 = ((a >> 25) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_26_6 = ((a >> 26) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_27_6 = ((a >> 27) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_28_6 = ((a >> 28) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_29_6 = ((a >> 29) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_and_30_6 = ((a >> 30) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_6 = ~(((a >> 31) & 0x01) & ((b >> 6) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_7 = ((a >> 0) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_1_7 = ((a >> 1) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_2_7 = ((a >> 2) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_3_7 = ((a >> 3) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_4_7 = ((a >> 4) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_5_7 = ((a >> 5) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_6_7 = ((a >> 6) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_7_7 = ((a >> 7) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_8_7 = ((a >> 8) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_9_7 = ((a >> 9) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_10_7 = ((a >> 10) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_11_7 = ((a >> 11) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_12_7 = ((a >> 12) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_13_7 = ((a >> 13) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_14_7 = ((a >> 14) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_15_7 = ((a >> 15) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_16_7 = ((a >> 16) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_17_7 = ((a >> 17) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_18_7 = ((a >> 18) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_19_7 = ((a >> 19) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_20_7 = ((a >> 20) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_21_7 = ((a >> 21) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_22_7 = ((a >> 22) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_23_7 = ((a >> 23) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_24_7 = ((a >> 24) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_25_7 = ((a >> 25) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_26_7 = ((a >> 26) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_27_7 = ((a >> 27) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_28_7 = ((a >> 28) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_29_7 = ((a >> 29) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_and_30_7 = ((a >> 30) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_7 = ~(((a >> 31) & 0x01) & ((b >> 7) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_8 = ((a >> 0) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_1_8 = ((a >> 1) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_2_8 = ((a >> 2) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_3_8 = ((a >> 3) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_4_8 = ((a >> 4) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_5_8 = ((a >> 5) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_6_8 = ((a >> 6) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_7_8 = ((a >> 7) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_8_8 = ((a >> 8) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_9_8 = ((a >> 9) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_10_8 = ((a >> 10) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_11_8 = ((a >> 11) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_12_8 = ((a >> 12) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_13_8 = ((a >> 13) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_14_8 = ((a >> 14) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_15_8 = ((a >> 15) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_16_8 = ((a >> 16) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_17_8 = ((a >> 17) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_18_8 = ((a >> 18) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_19_8 = ((a >> 19) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_20_8 = ((a >> 20) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_21_8 = ((a >> 21) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_22_8 = ((a >> 22) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_23_8 = ((a >> 23) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_24_8 = ((a >> 24) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_25_8 = ((a >> 25) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_26_8 = ((a >> 26) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_27_8 = ((a >> 27) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_28_8 = ((a >> 28) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_29_8 = ((a >> 29) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_and_30_8 = ((a >> 30) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_8 = ~(((a >> 31) & 0x01) & ((b >> 8) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_9 = ((a >> 0) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_1_9 = ((a >> 1) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_2_9 = ((a >> 2) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_3_9 = ((a >> 3) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_4_9 = ((a >> 4) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_5_9 = ((a >> 5) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_6_9 = ((a >> 6) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_7_9 = ((a >> 7) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_8_9 = ((a >> 8) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_9_9 = ((a >> 9) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_10_9 = ((a >> 10) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_11_9 = ((a >> 11) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_12_9 = ((a >> 12) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_13_9 = ((a >> 13) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_14_9 = ((a >> 14) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_15_9 = ((a >> 15) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_16_9 = ((a >> 16) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_17_9 = ((a >> 17) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_18_9 = ((a >> 18) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_19_9 = ((a >> 19) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_20_9 = ((a >> 20) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_21_9 = ((a >> 21) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_22_9 = ((a >> 22) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_23_9 = ((a >> 23) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_24_9 = ((a >> 24) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_25_9 = ((a >> 25) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_26_9 = ((a >> 26) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_27_9 = ((a >> 27) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_28_9 = ((a >> 28) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_29_9 = ((a >> 29) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_and_30_9 = ((a >> 30) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_9 = ~(((a >> 31) & 0x01) & ((b >> 9) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_10 = ((a >> 0) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_1_10 = ((a >> 1) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_2_10 = ((a >> 2) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_3_10 = ((a >> 3) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_4_10 = ((a >> 4) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_5_10 = ((a >> 5) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_6_10 = ((a >> 6) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_7_10 = ((a >> 7) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_8_10 = ((a >> 8) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_9_10 = ((a >> 9) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_10_10 = ((a >> 10) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_11_10 = ((a >> 11) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_12_10 = ((a >> 12) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_13_10 = ((a >> 13) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_14_10 = ((a >> 14) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_15_10 = ((a >> 15) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_16_10 = ((a >> 16) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_17_10 = ((a >> 17) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_18_10 = ((a >> 18) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_19_10 = ((a >> 19) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_20_10 = ((a >> 20) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_21_10 = ((a >> 21) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_22_10 = ((a >> 22) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_23_10 = ((a >> 23) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_24_10 = ((a >> 24) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_25_10 = ((a >> 25) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_26_10 = ((a >> 26) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_27_10 = ((a >> 27) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_28_10 = ((a >> 28) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_29_10 = ((a >> 29) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_and_30_10 = ((a >> 30) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_10 = ~(((a >> 31) & 0x01) & ((b >> 10) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_11 = ((a >> 0) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_1_11 = ((a >> 1) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_2_11 = ((a >> 2) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_3_11 = ((a >> 3) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_4_11 = ((a >> 4) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_5_11 = ((a >> 5) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_6_11 = ((a >> 6) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_7_11 = ((a >> 7) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_8_11 = ((a >> 8) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_9_11 = ((a >> 9) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_10_11 = ((a >> 10) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_11_11 = ((a >> 11) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_12_11 = ((a >> 12) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_13_11 = ((a >> 13) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_14_11 = ((a >> 14) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_15_11 = ((a >> 15) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_16_11 = ((a >> 16) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_17_11 = ((a >> 17) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_18_11 = ((a >> 18) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_19_11 = ((a >> 19) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_20_11 = ((a >> 20) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_21_11 = ((a >> 21) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_22_11 = ((a >> 22) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_23_11 = ((a >> 23) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_24_11 = ((a >> 24) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_25_11 = ((a >> 25) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_26_11 = ((a >> 26) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_27_11 = ((a >> 27) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_28_11 = ((a >> 28) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_29_11 = ((a >> 29) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_and_30_11 = ((a >> 30) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_11 = ~(((a >> 31) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_12 = ((a >> 0) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_1_12 = ((a >> 1) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_2_12 = ((a >> 2) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_3_12 = ((a >> 3) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_4_12 = ((a >> 4) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_5_12 = ((a >> 5) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_6_12 = ((a >> 6) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_7_12 = ((a >> 7) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_8_12 = ((a >> 8) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_9_12 = ((a >> 9) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_10_12 = ((a >> 10) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_11_12 = ((a >> 11) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_12_12 = ((a >> 12) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_13_12 = ((a >> 13) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_14_12 = ((a >> 14) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_15_12 = ((a >> 15) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_16_12 = ((a >> 16) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_17_12 = ((a >> 17) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_18_12 = ((a >> 18) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_19_12 = ((a >> 19) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_20_12 = ((a >> 20) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_21_12 = ((a >> 21) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_22_12 = ((a >> 22) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_23_12 = ((a >> 23) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_24_12 = ((a >> 24) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_25_12 = ((a >> 25) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_26_12 = ((a >> 26) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_27_12 = ((a >> 27) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_28_12 = ((a >> 28) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_29_12 = ((a >> 29) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_and_30_12 = ((a >> 30) & 0x01) & ((b >> 12) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_12 = ~(((a >> 31) & 0x01) & ((b >> 12) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_13 = ((a >> 0) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_1_13 = ((a >> 1) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_2_13 = ((a >> 2) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_3_13 = ((a >> 3) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_4_13 = ((a >> 4) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_5_13 = ((a >> 5) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_6_13 = ((a >> 6) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_7_13 = ((a >> 7) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_8_13 = ((a >> 8) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_9_13 = ((a >> 9) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_10_13 = ((a >> 10) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_11_13 = ((a >> 11) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_12_13 = ((a >> 12) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_13_13 = ((a >> 13) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_14_13 = ((a >> 14) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_15_13 = ((a >> 15) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_16_13 = ((a >> 16) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_17_13 = ((a >> 17) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_18_13 = ((a >> 18) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_19_13 = ((a >> 19) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_20_13 = ((a >> 20) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_21_13 = ((a >> 21) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_22_13 = ((a >> 22) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_23_13 = ((a >> 23) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_24_13 = ((a >> 24) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_25_13 = ((a >> 25) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_26_13 = ((a >> 26) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_27_13 = ((a >> 27) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_28_13 = ((a >> 28) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_29_13 = ((a >> 29) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_and_30_13 = ((a >> 30) & 0x01) & ((b >> 13) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_13 = ~(((a >> 31) & 0x01) & ((b >> 13) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_14 = ((a >> 0) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_1_14 = ((a >> 1) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_2_14 = ((a >> 2) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_3_14 = ((a >> 3) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_4_14 = ((a >> 4) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_5_14 = ((a >> 5) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_6_14 = ((a >> 6) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_7_14 = ((a >> 7) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_8_14 = ((a >> 8) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_9_14 = ((a >> 9) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_10_14 = ((a >> 10) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_11_14 = ((a >> 11) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_12_14 = ((a >> 12) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_13_14 = ((a >> 13) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_14_14 = ((a >> 14) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_15_14 = ((a >> 15) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_16_14 = ((a >> 16) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_17_14 = ((a >> 17) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_18_14 = ((a >> 18) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_19_14 = ((a >> 19) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_20_14 = ((a >> 20) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_21_14 = ((a >> 21) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_22_14 = ((a >> 22) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_23_14 = ((a >> 23) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_24_14 = ((a >> 24) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_25_14 = ((a >> 25) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_26_14 = ((a >> 26) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_27_14 = ((a >> 27) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_28_14 = ((a >> 28) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_29_14 = ((a >> 29) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_and_30_14 = ((a >> 30) & 0x01) & ((b >> 14) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_14 = ~(((a >> 31) & 0x01) & ((b >> 14) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_15 = ((a >> 0) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_1_15 = ((a >> 1) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_2_15 = ((a >> 2) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_3_15 = ((a >> 3) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_4_15 = ((a >> 4) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_5_15 = ((a >> 5) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_6_15 = ((a >> 6) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_7_15 = ((a >> 7) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_8_15 = ((a >> 8) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_9_15 = ((a >> 9) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_10_15 = ((a >> 10) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_11_15 = ((a >> 11) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_12_15 = ((a >> 12) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_13_15 = ((a >> 13) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_14_15 = ((a >> 14) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_15_15 = ((a >> 15) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_16_15 = ((a >> 16) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_17_15 = ((a >> 17) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_18_15 = ((a >> 18) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_19_15 = ((a >> 19) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_20_15 = ((a >> 20) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_21_15 = ((a >> 21) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_22_15 = ((a >> 22) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_23_15 = ((a >> 23) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_24_15 = ((a >> 24) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_25_15 = ((a >> 25) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_26_15 = ((a >> 26) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_27_15 = ((a >> 27) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_28_15 = ((a >> 28) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_29_15 = ((a >> 29) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_and_30_15 = ((a >> 30) & 0x01) & ((b >> 15) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_15 = ~(((a >> 31) & 0x01) & ((b >> 15) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_16 = ((a >> 0) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_1_16 = ((a >> 1) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_2_16 = ((a >> 2) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_3_16 = ((a >> 3) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_4_16 = ((a >> 4) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_5_16 = ((a >> 5) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_6_16 = ((a >> 6) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_7_16 = ((a >> 7) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_8_16 = ((a >> 8) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_9_16 = ((a >> 9) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_10_16 = ((a >> 10) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_11_16 = ((a >> 11) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_12_16 = ((a >> 12) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_13_16 = ((a >> 13) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_14_16 = ((a >> 14) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_15_16 = ((a >> 15) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_16_16 = ((a >> 16) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_17_16 = ((a >> 17) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_18_16 = ((a >> 18) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_19_16 = ((a >> 19) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_20_16 = ((a >> 20) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_21_16 = ((a >> 21) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_22_16 = ((a >> 22) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_23_16 = ((a >> 23) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_24_16 = ((a >> 24) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_25_16 = ((a >> 25) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_26_16 = ((a >> 26) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_27_16 = ((a >> 27) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_28_16 = ((a >> 28) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_29_16 = ((a >> 29) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_and_30_16 = ((a >> 30) & 0x01) & ((b >> 16) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_16 = ~(((a >> 31) & 0x01) & ((b >> 16) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_17 = ((a >> 0) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_1_17 = ((a >> 1) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_2_17 = ((a >> 2) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_3_17 = ((a >> 3) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_4_17 = ((a >> 4) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_5_17 = ((a >> 5) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_6_17 = ((a >> 6) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_7_17 = ((a >> 7) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_8_17 = ((a >> 8) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_9_17 = ((a >> 9) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_10_17 = ((a >> 10) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_11_17 = ((a >> 11) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_12_17 = ((a >> 12) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_13_17 = ((a >> 13) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_14_17 = ((a >> 14) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_15_17 = ((a >> 15) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_16_17 = ((a >> 16) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_17_17 = ((a >> 17) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_18_17 = ((a >> 18) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_19_17 = ((a >> 19) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_20_17 = ((a >> 20) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_21_17 = ((a >> 21) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_22_17 = ((a >> 22) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_23_17 = ((a >> 23) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_24_17 = ((a >> 24) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_25_17 = ((a >> 25) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_26_17 = ((a >> 26) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_27_17 = ((a >> 27) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_28_17 = ((a >> 28) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_29_17 = ((a >> 29) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_and_30_17 = ((a >> 30) & 0x01) & ((b >> 17) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_17 = ~(((a >> 31) & 0x01) & ((b >> 17) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_18 = ((a >> 0) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_1_18 = ((a >> 1) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_2_18 = ((a >> 2) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_3_18 = ((a >> 3) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_4_18 = ((a >> 4) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_5_18 = ((a >> 5) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_6_18 = ((a >> 6) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_7_18 = ((a >> 7) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_8_18 = ((a >> 8) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_9_18 = ((a >> 9) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_10_18 = ((a >> 10) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_11_18 = ((a >> 11) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_12_18 = ((a >> 12) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_13_18 = ((a >> 13) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_14_18 = ((a >> 14) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_15_18 = ((a >> 15) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_16_18 = ((a >> 16) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_17_18 = ((a >> 17) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_18_18 = ((a >> 18) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_19_18 = ((a >> 19) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_20_18 = ((a >> 20) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_21_18 = ((a >> 21) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_22_18 = ((a >> 22) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_23_18 = ((a >> 23) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_24_18 = ((a >> 24) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_25_18 = ((a >> 25) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_26_18 = ((a >> 26) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_27_18 = ((a >> 27) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_28_18 = ((a >> 28) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_29_18 = ((a >> 29) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_and_30_18 = ((a >> 30) & 0x01) & ((b >> 18) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_18 = ~(((a >> 31) & 0x01) & ((b >> 18) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_19 = ((a >> 0) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_1_19 = ((a >> 1) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_2_19 = ((a >> 2) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_3_19 = ((a >> 3) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_4_19 = ((a >> 4) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_5_19 = ((a >> 5) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_6_19 = ((a >> 6) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_7_19 = ((a >> 7) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_8_19 = ((a >> 8) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_9_19 = ((a >> 9) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_10_19 = ((a >> 10) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_11_19 = ((a >> 11) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_12_19 = ((a >> 12) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_13_19 = ((a >> 13) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_14_19 = ((a >> 14) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_15_19 = ((a >> 15) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_16_19 = ((a >> 16) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_17_19 = ((a >> 17) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_18_19 = ((a >> 18) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_19_19 = ((a >> 19) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_20_19 = ((a >> 20) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_21_19 = ((a >> 21) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_22_19 = ((a >> 22) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_23_19 = ((a >> 23) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_24_19 = ((a >> 24) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_25_19 = ((a >> 25) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_26_19 = ((a >> 26) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_27_19 = ((a >> 27) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_28_19 = ((a >> 28) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_29_19 = ((a >> 29) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_and_30_19 = ((a >> 30) & 0x01) & ((b >> 19) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_19 = ~(((a >> 31) & 0x01) & ((b >> 19) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_20 = ((a >> 0) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_1_20 = ((a >> 1) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_2_20 = ((a >> 2) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_3_20 = ((a >> 3) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_4_20 = ((a >> 4) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_5_20 = ((a >> 5) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_6_20 = ((a >> 6) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_7_20 = ((a >> 7) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_8_20 = ((a >> 8) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_9_20 = ((a >> 9) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_10_20 = ((a >> 10) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_11_20 = ((a >> 11) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_12_20 = ((a >> 12) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_13_20 = ((a >> 13) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_14_20 = ((a >> 14) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_15_20 = ((a >> 15) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_16_20 = ((a >> 16) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_17_20 = ((a >> 17) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_18_20 = ((a >> 18) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_19_20 = ((a >> 19) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_20_20 = ((a >> 20) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_21_20 = ((a >> 21) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_22_20 = ((a >> 22) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_23_20 = ((a >> 23) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_24_20 = ((a >> 24) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_25_20 = ((a >> 25) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_26_20 = ((a >> 26) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_27_20 = ((a >> 27) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_28_20 = ((a >> 28) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_29_20 = ((a >> 29) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_and_30_20 = ((a >> 30) & 0x01) & ((b >> 20) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_20 = ~(((a >> 31) & 0x01) & ((b >> 20) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_21 = ((a >> 0) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_1_21 = ((a >> 1) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_2_21 = ((a >> 2) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_3_21 = ((a >> 3) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_4_21 = ((a >> 4) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_5_21 = ((a >> 5) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_6_21 = ((a >> 6) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_7_21 = ((a >> 7) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_8_21 = ((a >> 8) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_9_21 = ((a >> 9) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_10_21 = ((a >> 10) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_11_21 = ((a >> 11) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_12_21 = ((a >> 12) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_13_21 = ((a >> 13) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_14_21 = ((a >> 14) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_15_21 = ((a >> 15) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_16_21 = ((a >> 16) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_17_21 = ((a >> 17) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_18_21 = ((a >> 18) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_19_21 = ((a >> 19) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_20_21 = ((a >> 20) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_21_21 = ((a >> 21) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_22_21 = ((a >> 22) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_23_21 = ((a >> 23) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_24_21 = ((a >> 24) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_25_21 = ((a >> 25) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_26_21 = ((a >> 26) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_27_21 = ((a >> 27) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_28_21 = ((a >> 28) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_29_21 = ((a >> 29) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_and_30_21 = ((a >> 30) & 0x01) & ((b >> 21) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_21 = ~(((a >> 31) & 0x01) & ((b >> 21) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_22 = ((a >> 0) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_1_22 = ((a >> 1) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_2_22 = ((a >> 2) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_3_22 = ((a >> 3) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_4_22 = ((a >> 4) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_5_22 = ((a >> 5) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_6_22 = ((a >> 6) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_7_22 = ((a >> 7) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_8_22 = ((a >> 8) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_9_22 = ((a >> 9) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_10_22 = ((a >> 10) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_11_22 = ((a >> 11) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_12_22 = ((a >> 12) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_13_22 = ((a >> 13) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_14_22 = ((a >> 14) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_15_22 = ((a >> 15) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_16_22 = ((a >> 16) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_17_22 = ((a >> 17) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_18_22 = ((a >> 18) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_19_22 = ((a >> 19) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_20_22 = ((a >> 20) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_21_22 = ((a >> 21) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_22_22 = ((a >> 22) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_23_22 = ((a >> 23) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_24_22 = ((a >> 24) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_25_22 = ((a >> 25) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_26_22 = ((a >> 26) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_27_22 = ((a >> 27) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_28_22 = ((a >> 28) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_29_22 = ((a >> 29) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_and_30_22 = ((a >> 30) & 0x01) & ((b >> 22) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_22 = ~(((a >> 31) & 0x01) & ((b >> 22) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_23 = ((a >> 0) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_1_23 = ((a >> 1) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_2_23 = ((a >> 2) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_3_23 = ((a >> 3) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_4_23 = ((a >> 4) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_5_23 = ((a >> 5) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_6_23 = ((a >> 6) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_7_23 = ((a >> 7) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_8_23 = ((a >> 8) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_9_23 = ((a >> 9) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_10_23 = ((a >> 10) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_11_23 = ((a >> 11) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_12_23 = ((a >> 12) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_13_23 = ((a >> 13) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_14_23 = ((a >> 14) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_15_23 = ((a >> 15) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_16_23 = ((a >> 16) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_17_23 = ((a >> 17) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_18_23 = ((a >> 18) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_19_23 = ((a >> 19) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_20_23 = ((a >> 20) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_21_23 = ((a >> 21) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_22_23 = ((a >> 22) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_23_23 = ((a >> 23) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_24_23 = ((a >> 24) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_25_23 = ((a >> 25) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_26_23 = ((a >> 26) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_27_23 = ((a >> 27) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_28_23 = ((a >> 28) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_29_23 = ((a >> 29) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_and_30_23 = ((a >> 30) & 0x01) & ((b >> 23) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_23 = ~(((a >> 31) & 0x01) & ((b >> 23) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_24 = ((a >> 0) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_1_24 = ((a >> 1) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_2_24 = ((a >> 2) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_3_24 = ((a >> 3) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_4_24 = ((a >> 4) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_5_24 = ((a >> 5) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_6_24 = ((a >> 6) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_7_24 = ((a >> 7) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_8_24 = ((a >> 8) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_9_24 = ((a >> 9) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_10_24 = ((a >> 10) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_11_24 = ((a >> 11) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_12_24 = ((a >> 12) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_13_24 = ((a >> 13) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_14_24 = ((a >> 14) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_15_24 = ((a >> 15) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_16_24 = ((a >> 16) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_17_24 = ((a >> 17) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_18_24 = ((a >> 18) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_19_24 = ((a >> 19) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_20_24 = ((a >> 20) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_21_24 = ((a >> 21) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_22_24 = ((a >> 22) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_23_24 = ((a >> 23) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_24_24 = ((a >> 24) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_25_24 = ((a >> 25) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_26_24 = ((a >> 26) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_27_24 = ((a >> 27) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_28_24 = ((a >> 28) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_29_24 = ((a >> 29) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_and_30_24 = ((a >> 30) & 0x01) & ((b >> 24) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_24 = ~(((a >> 31) & 0x01) & ((b >> 24) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_25 = ((a >> 0) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_1_25 = ((a >> 1) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_2_25 = ((a >> 2) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_3_25 = ((a >> 3) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_4_25 = ((a >> 4) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_5_25 = ((a >> 5) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_6_25 = ((a >> 6) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_7_25 = ((a >> 7) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_8_25 = ((a >> 8) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_9_25 = ((a >> 9) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_10_25 = ((a >> 10) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_11_25 = ((a >> 11) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_12_25 = ((a >> 12) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_13_25 = ((a >> 13) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_14_25 = ((a >> 14) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_15_25 = ((a >> 15) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_16_25 = ((a >> 16) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_17_25 = ((a >> 17) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_18_25 = ((a >> 18) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_19_25 = ((a >> 19) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_20_25 = ((a >> 20) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_21_25 = ((a >> 21) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_22_25 = ((a >> 22) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_23_25 = ((a >> 23) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_24_25 = ((a >> 24) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_25_25 = ((a >> 25) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_26_25 = ((a >> 26) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_27_25 = ((a >> 27) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_28_25 = ((a >> 28) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_29_25 = ((a >> 29) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_and_30_25 = ((a >> 30) & 0x01) & ((b >> 25) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_25 = ~(((a >> 31) & 0x01) & ((b >> 25) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_26 = ((a >> 0) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_1_26 = ((a >> 1) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_2_26 = ((a >> 2) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_3_26 = ((a >> 3) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_4_26 = ((a >> 4) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_5_26 = ((a >> 5) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_6_26 = ((a >> 6) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_7_26 = ((a >> 7) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_8_26 = ((a >> 8) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_9_26 = ((a >> 9) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_10_26 = ((a >> 10) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_11_26 = ((a >> 11) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_12_26 = ((a >> 12) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_13_26 = ((a >> 13) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_14_26 = ((a >> 14) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_15_26 = ((a >> 15) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_16_26 = ((a >> 16) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_17_26 = ((a >> 17) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_18_26 = ((a >> 18) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_19_26 = ((a >> 19) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_20_26 = ((a >> 20) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_21_26 = ((a >> 21) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_22_26 = ((a >> 22) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_23_26 = ((a >> 23) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_24_26 = ((a >> 24) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_25_26 = ((a >> 25) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_26_26 = ((a >> 26) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_27_26 = ((a >> 27) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_28_26 = ((a >> 28) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_29_26 = ((a >> 29) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_and_30_26 = ((a >> 30) & 0x01) & ((b >> 26) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_26 = ~(((a >> 31) & 0x01) & ((b >> 26) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_27 = ((a >> 0) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_1_27 = ((a >> 1) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_2_27 = ((a >> 2) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_3_27 = ((a >> 3) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_4_27 = ((a >> 4) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_5_27 = ((a >> 5) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_6_27 = ((a >> 6) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_7_27 = ((a >> 7) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_8_27 = ((a >> 8) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_9_27 = ((a >> 9) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_10_27 = ((a >> 10) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_11_27 = ((a >> 11) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_12_27 = ((a >> 12) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_13_27 = ((a >> 13) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_14_27 = ((a >> 14) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_15_27 = ((a >> 15) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_16_27 = ((a >> 16) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_17_27 = ((a >> 17) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_18_27 = ((a >> 18) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_19_27 = ((a >> 19) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_20_27 = ((a >> 20) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_21_27 = ((a >> 21) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_22_27 = ((a >> 22) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_23_27 = ((a >> 23) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_24_27 = ((a >> 24) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_25_27 = ((a >> 25) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_26_27 = ((a >> 26) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_27_27 = ((a >> 27) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_28_27 = ((a >> 28) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_29_27 = ((a >> 29) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_and_30_27 = ((a >> 30) & 0x01) & ((b >> 27) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_27 = ~(((a >> 31) & 0x01) & ((b >> 27) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_28 = ((a >> 0) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_1_28 = ((a >> 1) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_2_28 = ((a >> 2) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_3_28 = ((a >> 3) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_4_28 = ((a >> 4) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_5_28 = ((a >> 5) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_6_28 = ((a >> 6) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_7_28 = ((a >> 7) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_8_28 = ((a >> 8) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_9_28 = ((a >> 9) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_10_28 = ((a >> 10) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_11_28 = ((a >> 11) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_12_28 = ((a >> 12) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_13_28 = ((a >> 13) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_14_28 = ((a >> 14) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_15_28 = ((a >> 15) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_16_28 = ((a >> 16) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_17_28 = ((a >> 17) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_18_28 = ((a >> 18) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_19_28 = ((a >> 19) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_20_28 = ((a >> 20) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_21_28 = ((a >> 21) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_22_28 = ((a >> 22) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_23_28 = ((a >> 23) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_24_28 = ((a >> 24) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_25_28 = ((a >> 25) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_26_28 = ((a >> 26) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_27_28 = ((a >> 27) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_28_28 = ((a >> 28) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_29_28 = ((a >> 29) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_and_30_28 = ((a >> 30) & 0x01) & ((b >> 28) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_28 = ~(((a >> 31) & 0x01) & ((b >> 28) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_29 = ((a >> 0) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_1_29 = ((a >> 1) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_2_29 = ((a >> 2) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_3_29 = ((a >> 3) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_4_29 = ((a >> 4) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_5_29 = ((a >> 5) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_6_29 = ((a >> 6) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_7_29 = ((a >> 7) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_8_29 = ((a >> 8) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_9_29 = ((a >> 9) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_10_29 = ((a >> 10) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_11_29 = ((a >> 11) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_12_29 = ((a >> 12) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_13_29 = ((a >> 13) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_14_29 = ((a >> 14) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_15_29 = ((a >> 15) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_16_29 = ((a >> 16) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_17_29 = ((a >> 17) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_18_29 = ((a >> 18) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_19_29 = ((a >> 19) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_20_29 = ((a >> 20) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_21_29 = ((a >> 21) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_22_29 = ((a >> 22) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_23_29 = ((a >> 23) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_24_29 = ((a >> 24) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_25_29 = ((a >> 25) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_26_29 = ((a >> 26) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_27_29 = ((a >> 27) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_28_29 = ((a >> 28) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_29_29 = ((a >> 29) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_and_30_29 = ((a >> 30) & 0x01) & ((b >> 29) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_29 = ~(((a >> 31) & 0x01) & ((b >> 29) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_0_30 = ((a >> 0) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_1_30 = ((a >> 1) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_2_30 = ((a >> 2) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_3_30 = ((a >> 3) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_4_30 = ((a >> 4) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_5_30 = ((a >> 5) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_6_30 = ((a >> 6) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_7_30 = ((a >> 7) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_8_30 = ((a >> 8) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_9_30 = ((a >> 9) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_10_30 = ((a >> 10) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_11_30 = ((a >> 11) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_12_30 = ((a >> 12) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_13_30 = ((a >> 13) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_14_30 = ((a >> 14) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_15_30 = ((a >> 15) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_16_30 = ((a >> 16) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_17_30 = ((a >> 17) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_18_30 = ((a >> 18) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_19_30 = ((a >> 19) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_20_30 = ((a >> 20) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_21_30 = ((a >> 21) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_22_30 = ((a >> 22) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_23_30 = ((a >> 23) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_24_30 = ((a >> 24) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_25_30 = ((a >> 25) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_26_30 = ((a >> 26) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_27_30 = ((a >> 27) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_28_30 = ((a >> 28) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_29_30 = ((a >> 29) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_and_30_30 = ((a >> 30) & 0x01) & ((b >> 30) & 0x01);
|
|
s_CSAwallace_cla32_nand_31_30 = ~(((a >> 31) & 0x01) & ((b >> 30) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_0_31 = ~(((a >> 0) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_1_31 = ~(((a >> 1) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_2_31 = ~(((a >> 2) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_3_31 = ~(((a >> 3) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_4_31 = ~(((a >> 4) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_5_31 = ~(((a >> 5) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_6_31 = ~(((a >> 6) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_7_31 = ~(((a >> 7) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_8_31 = ~(((a >> 8) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_9_31 = ~(((a >> 9) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_10_31 = ~(((a >> 10) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_11_31 = ~(((a >> 11) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_12_31 = ~(((a >> 12) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_13_31 = ~(((a >> 13) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_14_31 = ~(((a >> 14) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_15_31 = ~(((a >> 15) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_16_31 = ~(((a >> 16) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_17_31 = ~(((a >> 17) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_18_31 = ~(((a >> 18) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_19_31 = ~(((a >> 19) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_20_31 = ~(((a >> 20) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_21_31 = ~(((a >> 21) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_22_31 = ~(((a >> 22) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_23_31 = ~(((a >> 23) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_24_31 = ~(((a >> 24) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_25_31 = ~(((a >> 25) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_26_31 = ~(((a >> 26) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_27_31 = ~(((a >> 27) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_28_31 = ~(((a >> 28) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_29_31 = ~(((a >> 29) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_nand_30_31 = ~(((a >> 30) & 0x01) & ((b >> 31) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_and_31_31 = ((a >> 31) & 0x01) & ((b >> 31) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa1_xor0 = ((s_CSAwallace_cla32_and_1_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa1_and0 = ((s_CSAwallace_cla32_and_1_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa2_xor0 = ((s_CSAwallace_cla32_and_2_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa2_and0 = ((s_CSAwallace_cla32_and_2_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa2_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa2_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa2_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa2_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa2_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa2_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa2_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa3_xor0 = ((s_CSAwallace_cla32_and_3_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa3_and0 = ((s_CSAwallace_cla32_and_3_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa3_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa3_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa3_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa3_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa3_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa3_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa4_xor0 = ((s_CSAwallace_cla32_and_4_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa4_and0 = ((s_CSAwallace_cla32_and_4_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa4_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa4_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa4_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa4_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa4_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa4_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa4_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa5_xor0 = ((s_CSAwallace_cla32_and_5_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa5_and0 = ((s_CSAwallace_cla32_and_5_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa5_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa5_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa5_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_and_6_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa6_and0 = ((s_CSAwallace_cla32_and_6_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa6_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa6_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa6_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_and_7_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa7_and0 = ((s_CSAwallace_cla32_and_7_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa7_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa7_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa7_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_and_8_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa8_and0 = ((s_CSAwallace_cla32_and_8_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa8_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa8_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa8_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_and_9_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa9_and0 = ((s_CSAwallace_cla32_and_9_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa9_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa9_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa9_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_and_10_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa10_and0 = ((s_CSAwallace_cla32_and_10_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_and_11_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa11_and0 = ((s_CSAwallace_cla32_and_11_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_and_12_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa12_and0 = ((s_CSAwallace_cla32_and_12_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_and_13_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa13_and0 = ((s_CSAwallace_cla32_and_13_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_and_14_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa14_and0 = ((s_CSAwallace_cla32_and_14_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_and_15_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa15_and0 = ((s_CSAwallace_cla32_and_15_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_and_16_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa16_and0 = ((s_CSAwallace_cla32_and_16_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_and_17_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa17_and0 = ((s_CSAwallace_cla32_and_17_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_and_18_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa18_and0 = ((s_CSAwallace_cla32_and_18_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_and_19_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa19_and0 = ((s_CSAwallace_cla32_and_19_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_and_20_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa20_and0 = ((s_CSAwallace_cla32_and_20_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_and_21_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa21_and0 = ((s_CSAwallace_cla32_and_21_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_22_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_22_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_23_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_23_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_24_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_24_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_25_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_25_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_26_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_26_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_27_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_27_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_28_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_28_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_29_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_29_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_30_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_30_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_nand_31_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa31_and0 = ((s_CSAwallace_cla32_nand_31_0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa0_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa32_xor0 = ~(((s_CSAwallace_cla32_nand_31_1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa0_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa0_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa0_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa0_csa_component_fa32_or0 = ((s_CSAwallace_cla32_nand_31_1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa0_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa4_xor0 = ((s_CSAwallace_cla32_and_1_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa4_and0 = ((s_CSAwallace_cla32_and_1_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa5_xor0 = ((s_CSAwallace_cla32_and_2_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa5_and0 = ((s_CSAwallace_cla32_and_2_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa5_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa5_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa5_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_and_3_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa6_and0 = ((s_CSAwallace_cla32_and_3_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa6_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa6_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa6_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_and_4_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa7_and0 = ((s_CSAwallace_cla32_and_4_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa7_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa7_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa7_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_and_5_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa8_and0 = ((s_CSAwallace_cla32_and_5_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa8_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa8_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa8_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_and_6_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa9_and0 = ((s_CSAwallace_cla32_and_6_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa9_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa9_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa9_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_and_7_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa10_and0 = ((s_CSAwallace_cla32_and_7_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_and_8_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa11_and0 = ((s_CSAwallace_cla32_and_8_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_and_9_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa12_and0 = ((s_CSAwallace_cla32_and_9_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_and_10_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa13_and0 = ((s_CSAwallace_cla32_and_10_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_and_11_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa14_and0 = ((s_CSAwallace_cla32_and_11_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_and_12_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa15_and0 = ((s_CSAwallace_cla32_and_12_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_and_13_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa16_and0 = ((s_CSAwallace_cla32_and_13_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_and_14_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa17_and0 = ((s_CSAwallace_cla32_and_14_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_and_15_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa18_and0 = ((s_CSAwallace_cla32_and_15_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_and_16_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa19_and0 = ((s_CSAwallace_cla32_and_16_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_and_17_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa20_and0 = ((s_CSAwallace_cla32_and_17_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_and_18_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa21_and0 = ((s_CSAwallace_cla32_and_18_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_19_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_19_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_20_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_20_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_21_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_21_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_22_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_22_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_23_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_23_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_24_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_24_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_25_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_25_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_26_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_26_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_27_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_27_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_28_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_28_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_29_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_29_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_30_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_30_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_nand_31_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa34_and0 = ((s_CSAwallace_cla32_nand_31_3 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa35_xor0 = ~(((s_CSAwallace_cla32_nand_31_4 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa1_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa1_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa1_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa1_csa_component_fa35_or0 = ((s_CSAwallace_cla32_nand_31_4 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa1_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_and_1_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa7_and0 = ((s_CSAwallace_cla32_and_1_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_and_2_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa8_and0 = ((s_CSAwallace_cla32_and_2_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa8_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa8_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa8_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_and_3_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa9_and0 = ((s_CSAwallace_cla32_and_3_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa9_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa9_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa9_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_and_4_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa10_and0 = ((s_CSAwallace_cla32_and_4_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_and_5_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa11_and0 = ((s_CSAwallace_cla32_and_5_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_and_6_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa12_and0 = ((s_CSAwallace_cla32_and_6_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_and_7_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa13_and0 = ((s_CSAwallace_cla32_and_7_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_and_8_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa14_and0 = ((s_CSAwallace_cla32_and_8_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_and_9_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa15_and0 = ((s_CSAwallace_cla32_and_9_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_and_10_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa16_and0 = ((s_CSAwallace_cla32_and_10_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_and_11_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa17_and0 = ((s_CSAwallace_cla32_and_11_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_and_12_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa18_and0 = ((s_CSAwallace_cla32_and_12_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_and_13_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa19_and0 = ((s_CSAwallace_cla32_and_13_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_and_14_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa20_and0 = ((s_CSAwallace_cla32_and_14_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_and_15_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa21_and0 = ((s_CSAwallace_cla32_and_15_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_16_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_16_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_17_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_17_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_18_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_18_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_19_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_19_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_20_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_20_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_21_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_21_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_22_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_22_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_23_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_23_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_24_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_24_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_25_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_25_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_26_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_26_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_27_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_27_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_28_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_28_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_29_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_29_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_30_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_30_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_nand_31_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa37_and0 = ((s_CSAwallace_cla32_nand_31_6 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa38_xor0 = ~(((s_CSAwallace_cla32_nand_31_7 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa2_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa2_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa2_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa2_csa_component_fa38_or0 = ((s_CSAwallace_cla32_nand_31_7 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa2_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_and_1_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa10_and0 = ((s_CSAwallace_cla32_and_1_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_and_2_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa11_and0 = ((s_CSAwallace_cla32_and_2_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_and_3_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa12_and0 = ((s_CSAwallace_cla32_and_3_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_and_4_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa13_and0 = ((s_CSAwallace_cla32_and_4_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_and_5_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa14_and0 = ((s_CSAwallace_cla32_and_5_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_and_6_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa15_and0 = ((s_CSAwallace_cla32_and_6_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_and_7_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa16_and0 = ((s_CSAwallace_cla32_and_7_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_and_8_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa17_and0 = ((s_CSAwallace_cla32_and_8_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_and_9_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa18_and0 = ((s_CSAwallace_cla32_and_9_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_and_10_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa19_and0 = ((s_CSAwallace_cla32_and_10_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_and_11_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa20_and0 = ((s_CSAwallace_cla32_and_11_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_and_12_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa21_and0 = ((s_CSAwallace_cla32_and_12_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_13_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_13_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_14_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_14_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_15_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_15_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_16_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_16_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_17_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_17_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_18_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_18_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_19_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_19_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_20_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_20_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_21_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_21_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_22_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_22_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_23_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_23_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_24_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_24_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_25_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_25_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_26_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_26_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_27_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_27_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_and_28_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa37_and0 = ((s_CSAwallace_cla32_and_28_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_and_29_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa38_and0 = ((s_CSAwallace_cla32_and_29_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_and_30_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa39_and0 = ((s_CSAwallace_cla32_and_30_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_nand_31_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa40_and0 = ((s_CSAwallace_cla32_nand_31_9 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa3_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa41_xor0 = ~(((s_CSAwallace_cla32_nand_31_10 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa3_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa3_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa3_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa3_csa_component_fa41_or0 = ((s_CSAwallace_cla32_nand_31_10 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa3_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_and_1_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa13_and0 = ((s_CSAwallace_cla32_and_1_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_and_2_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa14_and0 = ((s_CSAwallace_cla32_and_2_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_and_3_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa15_and0 = ((s_CSAwallace_cla32_and_3_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_and_4_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa16_and0 = ((s_CSAwallace_cla32_and_4_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_and_5_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa17_and0 = ((s_CSAwallace_cla32_and_5_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_and_6_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa18_and0 = ((s_CSAwallace_cla32_and_6_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_and_7_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa19_and0 = ((s_CSAwallace_cla32_and_7_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_and_8_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa20_and0 = ((s_CSAwallace_cla32_and_8_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_and_9_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa21_and0 = ((s_CSAwallace_cla32_and_9_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_10_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_10_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_11_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_11_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_12_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_12_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_13_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_13_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_14_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_14_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_15_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_15_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_16_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_16_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_17_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_17_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_18_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_18_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_19_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_19_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_20_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_20_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_21_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_21_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_22_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_22_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_23_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_23_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_24_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_24_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_and_25_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa37_and0 = ((s_CSAwallace_cla32_and_25_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_and_26_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa38_and0 = ((s_CSAwallace_cla32_and_26_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_and_27_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa39_and0 = ((s_CSAwallace_cla32_and_27_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_and_28_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa40_and0 = ((s_CSAwallace_cla32_and_28_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_and_29_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa41_and0 = ((s_CSAwallace_cla32_and_29_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_and_30_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa42_and0 = ((s_CSAwallace_cla32_and_30_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_nand_31_12 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa43_and0 = ((s_CSAwallace_cla32_nand_31_12 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa44_xor0 = ~(((s_CSAwallace_cla32_nand_31_13 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa4_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa4_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa4_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa4_csa_component_fa44_or0 = ((s_CSAwallace_cla32_nand_31_13 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa4_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_and_1_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa16_and0 = ((s_CSAwallace_cla32_and_1_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_and_2_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa17_and0 = ((s_CSAwallace_cla32_and_2_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_and_3_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa18_and0 = ((s_CSAwallace_cla32_and_3_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_and_4_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa19_and0 = ((s_CSAwallace_cla32_and_4_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_and_5_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa20_and0 = ((s_CSAwallace_cla32_and_5_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_and_6_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa21_and0 = ((s_CSAwallace_cla32_and_6_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_7_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_7_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_8_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_8_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_9_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_9_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_10_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_10_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_11_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_11_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_12_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_12_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_13_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_13_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_14_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_14_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_15_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_15_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_16_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_16_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_17_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_17_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_18_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_18_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_19_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_19_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_20_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_20_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_21_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_21_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_and_22_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa37_and0 = ((s_CSAwallace_cla32_and_22_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_and_23_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa38_and0 = ((s_CSAwallace_cla32_and_23_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_and_24_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa39_and0 = ((s_CSAwallace_cla32_and_24_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_and_25_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa40_and0 = ((s_CSAwallace_cla32_and_25_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_and_26_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa41_and0 = ((s_CSAwallace_cla32_and_26_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_and_27_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa42_and0 = ((s_CSAwallace_cla32_and_27_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_and_28_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa43_and0 = ((s_CSAwallace_cla32_and_28_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_and_29_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa44_and0 = ((s_CSAwallace_cla32_and_29_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_and_30_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa45_and0 = ((s_CSAwallace_cla32_and_30_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_nand_31_15 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa46_and0 = ((s_CSAwallace_cla32_nand_31_15 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa47_xor0 = ~(((s_CSAwallace_cla32_nand_31_16 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa5_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa5_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa5_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa5_csa_component_fa47_or0 = ((s_CSAwallace_cla32_nand_31_16 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa5_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_and_1_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa19_and0 = ((s_CSAwallace_cla32_and_1_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_and_2_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa20_and0 = ((s_CSAwallace_cla32_and_2_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_and_3_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa21_and0 = ((s_CSAwallace_cla32_and_3_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_4_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_4_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_5_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_5_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_6_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_6_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_7_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_7_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_8_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_8_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_9_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_9_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_10_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_10_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_11_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_11_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_12_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_12_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_13_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_13_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_14_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_14_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_15_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_15_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_16_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_16_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_17_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_17_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_18_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_18_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_and_19_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa37_and0 = ((s_CSAwallace_cla32_and_19_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_and_20_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa38_and0 = ((s_CSAwallace_cla32_and_20_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_and_21_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa39_and0 = ((s_CSAwallace_cla32_and_21_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_and_22_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa40_and0 = ((s_CSAwallace_cla32_and_22_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_and_23_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa41_and0 = ((s_CSAwallace_cla32_and_23_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_and_24_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa42_and0 = ((s_CSAwallace_cla32_and_24_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_and_25_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa43_and0 = ((s_CSAwallace_cla32_and_25_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_and_26_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa44_and0 = ((s_CSAwallace_cla32_and_26_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_and_27_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa45_and0 = ((s_CSAwallace_cla32_and_27_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_and_28_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa46_and0 = ((s_CSAwallace_cla32_and_28_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_and_29_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa47_and0 = ((s_CSAwallace_cla32_and_29_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_and_30_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa48_and0 = ((s_CSAwallace_cla32_and_30_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_nand_31_18 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa49_and0 = ((s_CSAwallace_cla32_nand_31_18 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_19 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa6_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa50_xor0 = ~(((s_CSAwallace_cla32_nand_31_19 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa6_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa6_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa6_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa6_csa_component_fa50_or0 = ((s_CSAwallace_cla32_nand_31_19 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa6_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_and_1_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa22_and0 = ((s_CSAwallace_cla32_and_1_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_and_2_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa23_and0 = ((s_CSAwallace_cla32_and_2_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_and_3_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa24_and0 = ((s_CSAwallace_cla32_and_3_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_4_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_4_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_5_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_5_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_6_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_6_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_7_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_7_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_8_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_8_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_9_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_9_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_10_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_10_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_11_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_11_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_12_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_12_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_13_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_13_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_14_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_14_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_15_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_15_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_and_16_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa37_and0 = ((s_CSAwallace_cla32_and_16_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_and_17_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa38_and0 = ((s_CSAwallace_cla32_and_17_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_and_18_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa39_and0 = ((s_CSAwallace_cla32_and_18_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_and_19_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa40_and0 = ((s_CSAwallace_cla32_and_19_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_and_20_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa41_and0 = ((s_CSAwallace_cla32_and_20_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_and_21_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa42_and0 = ((s_CSAwallace_cla32_and_21_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_and_22_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa43_and0 = ((s_CSAwallace_cla32_and_22_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_and_23_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa44_and0 = ((s_CSAwallace_cla32_and_23_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_and_24_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa45_and0 = ((s_CSAwallace_cla32_and_24_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_and_25_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa46_and0 = ((s_CSAwallace_cla32_and_25_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_and_26_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa47_and0 = ((s_CSAwallace_cla32_and_26_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_and_27_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa48_and0 = ((s_CSAwallace_cla32_and_27_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_and_28_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa49_and0 = ((s_CSAwallace_cla32_and_28_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_and_29_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa50_and0 = ((s_CSAwallace_cla32_and_29_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_and_30_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa51_and0 = ((s_CSAwallace_cla32_and_30_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_nand_31_21 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa52_and0 = ((s_CSAwallace_cla32_nand_31_21 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa53_xor0 = ~(((s_CSAwallace_cla32_nand_31_22 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa7_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa7_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa7_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa7_csa_component_fa53_or0 = ((s_CSAwallace_cla32_nand_31_22 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa7_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_and_1_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa25_and0 = ((s_CSAwallace_cla32_and_1_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_and_2_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa26_and0 = ((s_CSAwallace_cla32_and_2_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_and_3_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa27_and0 = ((s_CSAwallace_cla32_and_3_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_4_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_4_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_5_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_5_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_6_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_6_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_7_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_7_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_8_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_8_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_9_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_9_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_10_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_10_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_11_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_11_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_12_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_12_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_and_13_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa37_and0 = ((s_CSAwallace_cla32_and_13_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_and_14_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa38_and0 = ((s_CSAwallace_cla32_and_14_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_and_15_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa39_and0 = ((s_CSAwallace_cla32_and_15_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_and_16_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa40_and0 = ((s_CSAwallace_cla32_and_16_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_and_17_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa41_and0 = ((s_CSAwallace_cla32_and_17_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_and_18_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa42_and0 = ((s_CSAwallace_cla32_and_18_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_and_19_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa43_and0 = ((s_CSAwallace_cla32_and_19_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_and_20_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa44_and0 = ((s_CSAwallace_cla32_and_20_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_and_21_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa45_and0 = ((s_CSAwallace_cla32_and_21_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_and_22_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa46_and0 = ((s_CSAwallace_cla32_and_22_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_and_23_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa47_and0 = ((s_CSAwallace_cla32_and_23_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_and_24_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa48_and0 = ((s_CSAwallace_cla32_and_24_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_and_25_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa49_and0 = ((s_CSAwallace_cla32_and_25_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_and_26_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa50_and0 = ((s_CSAwallace_cla32_and_26_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_and_27_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa51_and0 = ((s_CSAwallace_cla32_and_27_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_and_28_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa52_and0 = ((s_CSAwallace_cla32_and_28_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_and_29_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa53_and0 = ((s_CSAwallace_cla32_and_29_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_and_30_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa54_and0 = ((s_CSAwallace_cla32_and_30_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_nand_31_24 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa55_and0 = ((s_CSAwallace_cla32_nand_31_24 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa56_xor0 = ~(((s_CSAwallace_cla32_nand_31_25 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa8_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa8_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa8_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_26 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa8_csa_component_fa56_or0 = ((s_CSAwallace_cla32_nand_31_25 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa8_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_and_1_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa28_and0 = ((s_CSAwallace_cla32_and_1_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_and_2_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa29_and0 = ((s_CSAwallace_cla32_and_2_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_and_3_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa30_and0 = ((s_CSAwallace_cla32_and_3_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_and_4_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa31_and0 = ((s_CSAwallace_cla32_and_4_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_and_5_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa32_and0 = ((s_CSAwallace_cla32_and_5_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_and_6_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa33_and0 = ((s_CSAwallace_cla32_and_6_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_and_7_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa34_and0 = ((s_CSAwallace_cla32_and_7_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_and_8_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa35_and0 = ((s_CSAwallace_cla32_and_8_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_and_9_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa36_and0 = ((s_CSAwallace_cla32_and_9_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_and_10_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa37_and0 = ((s_CSAwallace_cla32_and_10_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_and_11_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa38_and0 = ((s_CSAwallace_cla32_and_11_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_and_12_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa39_and0 = ((s_CSAwallace_cla32_and_12_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_and_13_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa40_and0 = ((s_CSAwallace_cla32_and_13_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_and_14_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa41_and0 = ((s_CSAwallace_cla32_and_14_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_and_15_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa42_and0 = ((s_CSAwallace_cla32_and_15_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_and_16_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa43_and0 = ((s_CSAwallace_cla32_and_16_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_and_17_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa44_and0 = ((s_CSAwallace_cla32_and_17_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_and_18_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa45_and0 = ((s_CSAwallace_cla32_and_18_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_and_19_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa46_and0 = ((s_CSAwallace_cla32_and_19_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_and_20_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa47_and0 = ((s_CSAwallace_cla32_and_20_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_and_21_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa48_and0 = ((s_CSAwallace_cla32_and_21_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_and_22_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa49_and0 = ((s_CSAwallace_cla32_and_22_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_and_23_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa50_and0 = ((s_CSAwallace_cla32_and_23_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_and_24_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa51_and0 = ((s_CSAwallace_cla32_and_24_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_and_25_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa52_and0 = ((s_CSAwallace_cla32_and_25_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_and_26_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa53_and0 = ((s_CSAwallace_cla32_and_26_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_and_27_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa54_and0 = ((s_CSAwallace_cla32_and_27_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_and_28_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa55_and0 = ((s_CSAwallace_cla32_and_28_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa56_xor0 = ((s_CSAwallace_cla32_and_29_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa56_and0 = ((s_CSAwallace_cla32_and_29_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa56_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa57_xor0 = ((s_CSAwallace_cla32_and_30_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa57_and0 = ((s_CSAwallace_cla32_and_30_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa57_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa58_xor0 = ((s_CSAwallace_cla32_nand_31_27 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa58_and0 = ((s_CSAwallace_cla32_nand_31_27 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa58_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa58_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa58_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa58_or0 = ((s_CSAwallace_cla32_csa9_csa_component_fa58_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa58_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa59_xor0 = ~(((s_CSAwallace_cla32_nand_31_28 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa9_csa_component_fa59_xor1 = ((s_CSAwallace_cla32_csa9_csa_component_fa59_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa59_and1 = ((s_CSAwallace_cla32_csa9_csa_component_fa59_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_29 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa9_csa_component_fa59_or0 = ((s_CSAwallace_cla32_nand_31_28 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa9_csa_component_fa59_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa2_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa2_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa1_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa2_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa2_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa1_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa3_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa3_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa2_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa3_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa3_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa2_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa3_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa3_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_3 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa3_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_3 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa3_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa3_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa3_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa4_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa4_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa4_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa4_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa4_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa4_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa4_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa4_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa4_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa4_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa4_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa4_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa4_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa5_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa5_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa5_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa5_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa5_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa5_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa5_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa5_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa5_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa6_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa6_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa6_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa6_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa6_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa6_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa6_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa6_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa7_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa7_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa7_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa7_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa7_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa7_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa8_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa8_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa8_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa9_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa9_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa9_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa0_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa0_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_nand_31_2 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa0_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa33_and0 = ((s_CSAwallace_cla32_nand_31_2 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa10_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa10_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa10_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa10_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa10_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa5_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_6 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa6_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa5_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_6 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa6_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa7_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa6_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa7_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa7_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa8_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa8_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa8_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa8_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa8_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa9_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa9_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa9_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa9_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa9_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa10_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa10_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa11_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa12_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa12_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa13_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa13_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa14_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa15_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa16_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa16_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa17_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa17_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa18_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa18_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa19_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa20_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa20_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa21_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa21_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa22_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa23_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa24_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa25_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa25_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa26_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa27_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa28_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa28_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa29_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa29_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa30_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa31_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa32_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa32_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa33_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa33_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa34_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa35_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa37_xor0 = ~(((s_CSAwallace_cla32_csa2_csa_component_fa37_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa11_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa37_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa38_xor0 = ~(((s_CSAwallace_cla32_csa2_csa_component_fa38_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa11_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa2_csa_component_fa38_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa39_xor0 = ~(((s_CSAwallace_cla32_nand_31_8 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa11_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa11_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa2_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa11_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa2_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa11_csa_component_fa39_or0 = ((s_CSAwallace_cla32_nand_31_8 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa11_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_12 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_12 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa13_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa13_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa3_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa3_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_nand_31_11 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa42_and0 = ((s_CSAwallace_cla32_nand_31_11 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa12_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa12_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa12_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa12_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa14_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_15 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_15 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa15_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa16_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa16_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa16_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa16_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa17_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa17_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa18_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa18_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa19_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa20_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa20_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa21_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa21_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa22_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa23_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa24_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa25_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa25_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa26_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa27_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa28_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa28_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa29_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa29_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa30_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa31_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa32_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa32_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa33_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa33_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa34_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa35_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa36_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa36_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa37_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa37_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa38_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa38_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa39_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa40_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa40_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa41_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa41_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa42_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa42_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa43_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa43_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa4_csa_component_fa44_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa4_csa_component_fa44_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa46_xor0 = ~(((s_CSAwallace_cla32_csa5_csa_component_fa46_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa13_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa46_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa47_xor0 = ~(((s_CSAwallace_cla32_csa5_csa_component_fa47_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa13_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa5_csa_component_fa47_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa48_xor0 = ~(((s_CSAwallace_cla32_nand_31_17 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa13_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa13_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa5_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa13_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa5_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa13_csa_component_fa48_or0 = ((s_CSAwallace_cla32_nand_31_17 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa13_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa19_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa19_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_21 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_21 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa22_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa22_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa49_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa49_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa6_csa_component_fa50_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa6_csa_component_fa50_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_nand_31_20 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa51_and0 = ((s_CSAwallace_cla32_nand_31_20 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa14_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa14_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa14_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa14_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa23_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_24 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_24 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa24_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa25_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa25_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa25_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa25_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa26_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa27_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa28_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa28_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa29_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa29_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa30_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa31_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa32_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa32_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa33_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa33_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa34_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa35_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa36_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa36_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa37_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa37_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa38_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa38_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa39_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa40_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa40_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa41_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa41_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa42_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa42_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa43_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa43_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa44_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa44_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa45_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa45_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa46_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa46_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa47_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa47_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa48_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa48_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa49_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa49_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa50_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa50_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa51_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa51_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa52_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa53_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa52_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_csa7_csa_component_fa53_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa54_and0 = ((s_CSAwallace_cla32_csa7_csa_component_fa53_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa55_xor0 = ~(((s_CSAwallace_cla32_csa8_csa_component_fa55_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa15_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa55_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa56_xor0 = ~(((s_CSAwallace_cla32_csa8_csa_component_fa56_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa15_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa8_csa_component_fa56_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa57_xor0 = ~(((s_CSAwallace_cla32_nand_31_26 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa15_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa15_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa8_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa15_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa8_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa15_csa_component_fa57_or0 = ((s_CSAwallace_cla32_nand_31_26 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa15_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa28_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa28_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_1_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_1_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_2_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_2_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_3_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_3_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_4_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_4_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_5_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_5_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_6_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_6_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_7_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_7_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_8_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_8_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_9_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_9_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_10_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_10_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_11_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_11_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_12_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_12_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_13_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_13_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_14_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_14_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_15_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_15_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_16_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_16_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_17_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_17_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_18_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_18_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa49_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa49_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_19_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_19_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa50_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa50_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_20_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_20_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa51_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa51_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_21_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_21_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa52_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa52_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_22_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_22_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa53_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa53_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa53_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_23_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_23_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa54_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa54_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa54_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_24_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_24_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa55_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa55_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa55_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_25_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_25_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa56_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa56_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa56_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa56_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_26_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_26_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa56_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa57_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa57_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa57_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa57_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_27_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_27_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa57_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa58_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa58_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa58_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa58_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa58_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_28_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa58_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa58_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_28_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa58_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa58_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa58_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa59_xor0 = ((s_CSAwallace_cla32_csa9_csa_component_fa59_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa59_and0 = ((s_CSAwallace_cla32_csa9_csa_component_fa59_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa59_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa59_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_29_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa59_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa59_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_29_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa59_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa59_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa59_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa60_xor0 = ((s_CSAwallace_cla32_nand_31_29 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa60_and0 = ((s_CSAwallace_cla32_nand_31_29 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa60_xor1 = ((s_CSAwallace_cla32_csa16_csa_component_fa60_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_30_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa60_and1 = ((s_CSAwallace_cla32_csa16_csa_component_fa60_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_30_30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa16_csa_component_fa60_or0 = ((s_CSAwallace_cla32_csa16_csa_component_fa60_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa16_csa_component_fa60_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa3_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa3_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa2_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa3_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa3_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa2_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa4_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa4_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa4_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa4_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa5_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa5_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa5_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa5_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa5_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa1_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa5_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa1_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa5_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa6_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa6_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa6_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa6_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa6_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa6_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa6_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa6_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa7_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa7_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa7_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa7_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa8_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa8_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa8_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa9_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa9_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa9_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa10_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa1_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa10_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa1_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa10_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa17_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa35_xor0 = ~(((s_CSAwallace_cla32_csa1_csa_component_fa35_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa17_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa1_csa_component_fa35_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa36_xor0 = ~(((s_CSAwallace_cla32_nand_31_5 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa17_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa17_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa17_csa_component_fa36_or0 = ((s_CSAwallace_cla32_nand_31_5 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa17_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa8_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_9 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa8_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_9 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa9_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa3_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa9_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa3_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa10_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa11_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa10_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa11_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa11_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa12_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa12_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa13_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa13_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa14_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa15_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa16_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa16_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa17_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa17_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa18_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa18_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa19_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa20_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa20_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa21_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa21_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa22_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa23_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa24_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa25_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa25_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa26_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa27_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa28_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa28_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa29_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa29_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa30_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa31_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa32_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa32_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa33_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa33_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa34_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa35_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa36_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa36_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa37_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa37_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa38_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa38_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa39_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa41_xor0 = ~(((s_CSAwallace_cla32_csa12_csa_component_fa41_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa18_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa41_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa42_xor0 = ~(((s_CSAwallace_cla32_csa12_csa_component_fa42_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa18_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa12_csa_component_fa42_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa43_xor0 = ~(((s_CSAwallace_cla32_csa4_csa_component_fa43_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa18_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa18_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa12_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa18_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa12_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa43_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa44_xor0 = ~(((s_CSAwallace_cla32_csa4_csa_component_fa44_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa18_csa_component_fa44_xor1 = ~(((s_CSAwallace_cla32_csa18_csa_component_fa44_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa18_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa4_csa_component_fa44_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa44_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa18_csa_component_fa45_xor0 = ~(((s_CSAwallace_cla32_nand_31_14 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa18_csa_component_fa45_xor1 = ~(((s_CSAwallace_cla32_csa18_csa_component_fa45_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa18_csa_component_fa45_or0 = ((s_CSAwallace_cla32_nand_31_14 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa18_csa_component_fa45_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_18 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_18 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa6_csa_component_fa19_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa6_csa_component_fa19_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa20_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa20_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa13_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa13_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa49_xor0 = ~(((s_CSAwallace_cla32_csa13_csa_component_fa48_or0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa19_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa19_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa19_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa19_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa13_csa_component_fa48_or0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa19_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa22_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa7_csa_component_fa22_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa7_csa_component_fa22_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa23_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa24_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa24_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa24_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa25_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa25_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa25_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa25_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa26_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa27_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa28_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa28_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa29_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa29_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa30_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa31_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa32_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa32_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa33_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa33_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa34_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa35_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa36_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa36_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa37_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa37_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa38_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa38_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa39_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa40_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa40_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa41_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa41_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa42_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa42_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa43_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa43_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa44_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa44_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa45_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa45_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa46_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa46_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa47_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa47_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa48_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa48_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa49_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa49_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa50_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa50_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa14_csa_component_fa51_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa14_csa_component_fa51_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa20_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa53_xor0 = ~(((s_CSAwallace_cla32_csa15_csa_component_fa53_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa20_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa53_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa54_xor0 = ~(((s_CSAwallace_cla32_csa15_csa_component_fa54_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa20_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa54_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa55_xor0 = ~(((s_CSAwallace_cla32_csa15_csa_component_fa55_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa20_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa55_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa56_xor0 = ~(((s_CSAwallace_cla32_csa15_csa_component_fa56_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa20_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa56_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa57_xor0 = ~(((s_CSAwallace_cla32_csa15_csa_component_fa57_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa20_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa20_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa15_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa20_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa15_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa20_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa15_csa_component_fa57_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa20_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa29_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa29_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_0_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_0_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_1_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_1_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_2_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_2_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_3_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_3_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_4_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_4_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_5_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_5_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_6_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_6_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_7_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_7_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_8_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_8_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_9_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_9_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_10_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_10_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_11_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_11_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_12_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_12_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_13_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_13_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_14_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_14_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_15_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_15_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_16_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_16_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_17_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_17_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa49_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa49_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_18_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_18_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa50_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa50_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_19_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_19_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa51_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa51_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_20_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_20_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa52_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa52_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_21_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_21_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa53_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa53_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa53_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_22_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_22_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa54_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa54_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa54_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_23_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_23_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa55_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa55_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa55_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_24_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_24_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa56_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa56_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa56_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa56_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_25_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_25_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa56_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa57_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa57_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa57_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa57_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_26_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_26_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa57_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa58_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa58_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa58_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa58_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa58_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_27_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa58_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa58_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_27_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa58_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa58_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa58_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa59_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa59_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa59_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa59_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa59_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa59_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_28_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa59_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa59_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_28_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa59_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa59_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa59_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa60_xor0 = ((s_CSAwallace_cla32_csa16_csa_component_fa60_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa60_and0 = ((s_CSAwallace_cla32_csa16_csa_component_fa60_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa60_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa60_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_29_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa60_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa60_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_29_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa60_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa60_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa60_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa61_xor0 = ((s_CSAwallace_cla32_nand_31_30 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa61_and0 = ((s_CSAwallace_cla32_nand_31_30 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa61_xor1 = ((s_CSAwallace_cla32_csa21_csa_component_fa61_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_nand_30_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa61_and1 = ((s_CSAwallace_cla32_csa21_csa_component_fa61_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_nand_30_31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa21_csa_component_fa61_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa61_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa21_csa_component_fa61_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa4_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa4_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa3_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa4_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa4_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa3_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa5_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa5_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa5_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa5_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa6_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa6_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa6_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa7_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa7_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa7_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa7_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa8_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa11_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa8_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa11_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa8_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa9_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa9_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa9_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa9_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa9_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa11_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa11_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa17_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa17_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa11_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa17_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa11_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa17_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa22_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa38_xor0 = ~(((s_CSAwallace_cla32_csa11_csa_component_fa38_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa22_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa38_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa39_xor0 = ~(((s_CSAwallace_cla32_csa11_csa_component_fa39_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa22_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa22_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa22_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa22_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa11_csa_component_fa39_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa22_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa13_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa4_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa13_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa4_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa14_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa13_csa_component_fa15_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa13_csa_component_fa15_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa15_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa16_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa16_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa16_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa17_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa16_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa17_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa17_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa17_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa17_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa17_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa18_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa18_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa19_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa20_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa20_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa21_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa21_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa22_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa23_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa24_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa25_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa25_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa26_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa27_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa28_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa28_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa29_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa29_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa30_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa31_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa32_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa32_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa33_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa33_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa34_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa35_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa36_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa36_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa37_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa37_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa38_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa38_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa39_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa40_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa40_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa41_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa41_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa42_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa42_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa43_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa43_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa44_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa44_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa45_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa45_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa47_xor0 = ~(((s_CSAwallace_cla32_csa19_csa_component_fa47_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa47_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa48_xor0 = ~(((s_CSAwallace_cla32_csa19_csa_component_fa48_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa48_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa49_xor0 = ~(((s_CSAwallace_cla32_csa19_csa_component_fa49_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa19_csa_component_fa49_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa50_xor0 = ~(((s_CSAwallace_cla32_csa14_csa_component_fa50_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa23_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa19_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa23_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa19_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa50_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa51_xor0 = ~(((s_CSAwallace_cla32_csa14_csa_component_fa51_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa51_xor1 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa51_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa14_csa_component_fa51_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa51_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa52_xor0 = ~(((s_CSAwallace_cla32_csa7_csa_component_fa52_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa52_xor1 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa52_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa52_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa52_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa53_xor0 = ~(((s_CSAwallace_cla32_csa7_csa_component_fa53_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa53_xor1 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa53_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa7_csa_component_fa53_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa53_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa23_csa_component_fa54_xor0 = ~(((s_CSAwallace_cla32_nand_31_23 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa54_xor1 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa54_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa23_csa_component_fa54_or0 = ((s_CSAwallace_cla32_nand_31_23 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa23_csa_component_fa54_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa23_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa23_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_and_0_27 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_27 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa9_csa_component_fa28_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa9_csa_component_fa28_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa16_csa_component_fa29_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa16_csa_component_fa29_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa30_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa30_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa49_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa49_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa50_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa50_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa51_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa51_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa52_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa52_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa53_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa53_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa53_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa54_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa54_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa54_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa55_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa55_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa55_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa55_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa55_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa56_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa56_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa56_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa56_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa56_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa56_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa56_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa57_xor0 = ((s_CSAwallace_cla32_csa20_csa_component_fa57_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa57_and0 = ((s_CSAwallace_cla32_csa20_csa_component_fa57_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa57_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa57_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa57_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa58_xor0 = ((s_CSAwallace_cla32_csa15_csa_component_fa57_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa58_and0 = ((s_CSAwallace_cla32_csa15_csa_component_fa57_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa58_xor1 = ((s_CSAwallace_cla32_csa24_csa_component_fa58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa58_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa58_and1 = ((s_CSAwallace_cla32_csa24_csa_component_fa58_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa58_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa24_csa_component_fa58_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa58_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa24_csa_component_fa58_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa5_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa5_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa6_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa7_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa10_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa10_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa10_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa11_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa11_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa11_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa12_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa12_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa12_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa13_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa18_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa13_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa18_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa13_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa14_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa14_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa14_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa14_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa14_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa15_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa15_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa16_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa16_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa21_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa22_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa23_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa24_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa22_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa22_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa18_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa22_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa18_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa25_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa41_xor0 = ~(((s_CSAwallace_cla32_csa18_csa_component_fa41_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa25_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa41_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa42_xor0 = ~(((s_CSAwallace_cla32_csa18_csa_component_fa42_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa25_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa42_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa43_xor0 = ~(((s_CSAwallace_cla32_csa18_csa_component_fa43_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa25_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa43_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa44_xor0 = ~(((s_CSAwallace_cla32_csa18_csa_component_fa44_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa25_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa44_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa45_xor0 = ~(((s_CSAwallace_cla32_csa18_csa_component_fa45_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa25_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa25_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa25_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa25_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa18_csa_component_fa45_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa25_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa20_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa20_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa20_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa20_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa21_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa14_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa21_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa14_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa22_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa20_csa_component_fa23_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa20_csa_component_fa23_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa23_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa24_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa24_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa24_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa25_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa25_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa25_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa26_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa25_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa26_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa26_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa26_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa26_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa27_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa28_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa28_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa29_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa29_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa30_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa31_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa32_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa32_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa33_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa33_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa34_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa35_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa36_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa36_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa37_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa37_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa38_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa38_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa39_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa40_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa40_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa41_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa41_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa42_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa42_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa43_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa43_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa44_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa44_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa45_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa45_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa46_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa46_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa47_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa47_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa48_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa48_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa49_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa49_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa50_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa50_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa51_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa51_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa52_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa53_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa52_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa53_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa54_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa53_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa54_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa55_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa55_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa54_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa55_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa56_xor0 = ~(((s_CSAwallace_cla32_csa24_csa_component_fa56_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa56_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa57_xor0 = ~(((s_CSAwallace_cla32_csa24_csa_component_fa57_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa57_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa58_xor0 = ~(((s_CSAwallace_cla32_csa24_csa_component_fa58_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa58_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa58_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa58_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa58_or0 = ((s_CSAwallace_cla32_csa24_csa_component_fa58_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa58_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa59_xor0 = ~(((s_CSAwallace_cla32_csa21_csa_component_fa59_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa59_xor1 = ((s_CSAwallace_cla32_csa26_csa_component_fa59_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa24_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa59_and1 = ((s_CSAwallace_cla32_csa26_csa_component_fa59_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa24_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa59_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa59_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa59_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa60_xor0 = ~(((s_CSAwallace_cla32_csa21_csa_component_fa60_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa60_xor1 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa60_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa60_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa60_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa60_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa61_xor0 = ~(((s_CSAwallace_cla32_csa21_csa_component_fa61_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa61_xor1 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa61_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa61_or0 = ((s_CSAwallace_cla32_csa21_csa_component_fa61_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa61_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa26_csa_component_fa62_xor0 = ~(((s_CSAwallace_cla32_and_31_31 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa62_xor1 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa62_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa26_csa_component_fa62_or0 = ((s_CSAwallace_cla32_and_31_31 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa26_csa_component_fa62_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa6_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa6_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa7_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa15_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa15_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa15_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa16_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa16_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa16_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa17_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa17_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa17_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa18_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa18_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa18_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa19_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa19_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa19_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa20_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa23_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa20_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa23_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa20_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa21_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa21_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa21_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa21_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa21_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa22_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa22_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa23_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa23_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa24_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa24_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa25_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa26_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa27_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa28_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa29_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa30_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa31_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa32_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa33_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa34_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa35_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa36_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa37_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa38_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa39_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa40_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa41_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa42_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa43_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa44_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa25_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa25_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa45_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa23_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa25_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa23_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa46_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa27_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa47_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa47_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa47_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa47_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa48_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa48_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa48_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa48_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa49_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa49_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa49_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa49_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa50_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa50_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa50_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa50_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa51_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa51_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa51_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa51_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa52_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa52_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa52_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa52_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa53_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa53_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa53_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa53_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa54_xor0 = ~(((s_CSAwallace_cla32_csa23_csa_component_fa54_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa27_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa27_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa27_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa54_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa27_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa23_csa_component_fa54_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa27_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa7_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa7_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa12_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa12_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa22_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa21_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa22_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa21_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa22_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa23_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa22_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa23_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa22_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa23_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa23_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa24_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa23_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa24_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa23_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa24_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa24_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa25_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa25_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa25_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa25_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa26_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa26_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa26_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa26_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa27_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa27_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa27_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa27_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa28_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa28_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa28_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa28_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa29_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa29_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa29_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa29_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa30_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa30_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa30_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa30_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa49_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa49_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa50_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa50_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa51_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa51_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa52_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa52_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa53_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa53_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa53_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_csa27_csa_component_fa54_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa54_and0 = ((s_CSAwallace_cla32_csa27_csa_component_fa54_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_csa26_csa_component_fa55_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa27_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa55_and0 = ((s_CSAwallace_cla32_csa26_csa_component_fa55_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa27_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa28_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa56_xor0 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa56_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa28_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa56_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa57_xor0 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa57_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa28_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa57_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa58_xor0 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa58_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa28_csa_component_fa58_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa58_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa58_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa58_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa58_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa58_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa59_xor0 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa59_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa28_csa_component_fa59_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa59_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa59_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa59_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa59_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa59_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa59_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa60_xor0 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa60_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa28_csa_component_fa60_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa60_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa60_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa60_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa60_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa60_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa60_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa61_xor0 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa61_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa28_csa_component_fa61_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa61_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa61_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa61_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa61_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa61_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa61_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa62_xor0 = ~(((s_CSAwallace_cla32_csa26_csa_component_fa62_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa28_csa_component_fa62_xor1 = ((s_CSAwallace_cla32_csa28_csa_component_fa62_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa26_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa62_and1 = ((s_CSAwallace_cla32_csa28_csa_component_fa62_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa26_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa28_csa_component_fa62_or0 = ((s_CSAwallace_cla32_csa26_csa_component_fa62_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa28_csa_component_fa62_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa8_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa8_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa9_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa9_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa10_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa10_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa11_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa11_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa12_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa12_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa13_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa12_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa13_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa12_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa14_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa14_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa15_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa15_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa16_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa16_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa17_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa17_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa18_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa17_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa18_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa17_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa19_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa18_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa19_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa18_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa20_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa19_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa20_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa19_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa21_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa20_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa21_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa20_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa22_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa21_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa22_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa21_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa23_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa23_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa23_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa23_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa24_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa24_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa24_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa24_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa25_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa25_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa25_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa25_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa26_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa26_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa26_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa26_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa27_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa27_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa27_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa27_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa28_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa28_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa28_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa28_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa29_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa29_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa29_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa29_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa30_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa30_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa30_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa30_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa31_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa31_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa31_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa30_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa31_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa31_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa30_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa31_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa31_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa32_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa32_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa32_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa32_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa32_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa32_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa32_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa33_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa33_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa33_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa33_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa33_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa33_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa33_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa34_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa34_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa34_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa34_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa34_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa34_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa34_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa35_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa35_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa35_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa35_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa35_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa35_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa35_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa36_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa36_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa36_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa36_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa36_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa36_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa36_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa37_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa37_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa37_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa37_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa37_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa37_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa37_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa38_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa38_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa38_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa38_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa38_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa38_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa38_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa39_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa39_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa39_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa39_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa39_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa39_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa39_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa40_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa40_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa40_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa40_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa40_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa40_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa40_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa41_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa41_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa41_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa41_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa41_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa41_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa41_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa42_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa42_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa42_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa42_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa42_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa42_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa42_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa43_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa43_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa43_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa43_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa43_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa43_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa43_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa44_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa44_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa44_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa44_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa44_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa44_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa44_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa45_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa45_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa45_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa45_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa45_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa45_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa45_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa46_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa46_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa46_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa46_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa46_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa46_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa46_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa47_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa47_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa47_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa47_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa47_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa47_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa47_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa48_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa48_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa48_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa48_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa48_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa48_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa48_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa49_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa49_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa49_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa49_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa49_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa49_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa49_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa49_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa49_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa50_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa50_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa50_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa50_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa50_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa50_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa50_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa50_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa50_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa51_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa51_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa51_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa51_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa51_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa51_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa51_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa51_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa51_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa52_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa52_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa52_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa52_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa52_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa52_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa52_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa52_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa52_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa53_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa53_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa53_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa53_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa53_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa53_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa53_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa53_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa53_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa54_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa54_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa54_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa54_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa54_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa54_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa54_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa54_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa54_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa55_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa55_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa55_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa55_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa55_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa55_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa55_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa55_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa55_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa56_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa56_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa56_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa56_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa56_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa56_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa56_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa56_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa56_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa56_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa57_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa57_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa57_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa57_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa57_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa57_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa57_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa57_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa57_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa57_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa58_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa58_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa58_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa58_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa58_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa58_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa58_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa58_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa58_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa58_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa59_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa59_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa59_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa59_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa59_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa59_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa59_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa59_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa59_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa59_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa59_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa60_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa60_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa60_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa60_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa60_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa60_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa60_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa60_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa60_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa60_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa60_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa61_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa61_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa61_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa61_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa61_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa61_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa61_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa61_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa61_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa61_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa61_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa62_xor0 = ((s_CSAwallace_cla32_csa28_csa_component_fa62_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa62_and0 = ((s_CSAwallace_cla32_csa28_csa_component_fa62_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa62_xor1 = ((s_CSAwallace_cla32_csa29_csa_component_fa62_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa21_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa62_and1 = ((s_CSAwallace_cla32_csa29_csa_component_fa62_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa21_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa62_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa62_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa62_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa63_xor0 = ((s_CSAwallace_cla32_csa26_csa_component_fa62_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa28_csa_component_fa62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa63_and0 = ((s_CSAwallace_cla32_csa26_csa_component_fa62_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa28_csa_component_fa62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_csa29_csa_component_fa63_xor1 = ~(((s_CSAwallace_cla32_csa29_csa_component_fa63_xor0 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla32_csa29_csa_component_fa63_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa63_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa63_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and0 = ((s_CSAwallace_cla32_csa10_csa_component_fa2_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_and_0_0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and1 = ((s_CSAwallace_cla32_csa17_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa1_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and2 = ((s_CSAwallace_cla32_csa17_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa0_csa_component_fa1_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and3 = ((s_CSAwallace_cla32_csa27_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa22_csa_component_fa4_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and4 = ((s_CSAwallace_cla32_csa28_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa5_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and5 = ((s_CSAwallace_cla32_csa28_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa25_csa_component_fa5_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic9_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa9_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic9_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic9_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic10_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa10_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic10_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic10_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor10 = ((s_CSAwallace_cla32_u_cla64_pg_logic10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_pg_logic9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and6 = ((s_CSAwallace_cla32_u_cla64_pg_logic10_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa8_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and7 = ((s_CSAwallace_cla32_u_cla64_pg_logic9_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or0 = ((s_CSAwallace_cla32_u_cla64_pg_logic10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic11_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa11_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic11_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic11_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor11 = ((s_CSAwallace_cla32_u_cla64_pg_logic11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and8 = ((s_CSAwallace_cla32_u_cla64_pg_logic11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and9 = ((s_CSAwallace_cla32_u_cla64_pg_logic11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and10 = ((s_CSAwallace_cla32_u_cla64_pg_logic9_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and11 = ((s_CSAwallace_cla32_u_cla64_and10 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and12 = ((s_CSAwallace_cla32_u_cla64_pg_logic10_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or1 = ((s_CSAwallace_cla32_u_cla64_and11 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and12 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or2 = ((s_CSAwallace_cla32_u_cla64_pg_logic11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or1 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic12_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa12_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic12_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic12_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa11_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor12 = ((s_CSAwallace_cla32_u_cla64_pg_logic12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or2 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and13 = ((s_CSAwallace_cla32_u_cla64_or2 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or3 = ((s_CSAwallace_cla32_u_cla64_pg_logic12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic13_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa13_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa12_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic13_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa12_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic13_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa12_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor13 = ((s_CSAwallace_cla32_u_cla64_pg_logic13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or3 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and14 = ((s_CSAwallace_cla32_u_cla64_or2 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and15 = ((s_CSAwallace_cla32_u_cla64_and14 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and16 = ((s_CSAwallace_cla32_u_cla64_pg_logic12_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or4 = ((s_CSAwallace_cla32_u_cla64_and15 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and16 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or5 = ((s_CSAwallace_cla32_u_cla64_pg_logic13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or4 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic14_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa14_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic14_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic14_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa13_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor14 = ((s_CSAwallace_cla32_u_cla64_pg_logic14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or5 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and17 = ((s_CSAwallace_cla32_u_cla64_or2 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and18 = ((s_CSAwallace_cla32_u_cla64_pg_logic14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and19 = ((s_CSAwallace_cla32_u_cla64_and17 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and18 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and20 = ((s_CSAwallace_cla32_u_cla64_pg_logic12_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and21 = ((s_CSAwallace_cla32_u_cla64_and20 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and22 = ((s_CSAwallace_cla32_u_cla64_pg_logic13_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or6 = ((s_CSAwallace_cla32_u_cla64_and19 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and21 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or7 = ((s_CSAwallace_cla32_u_cla64_or6 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or8 = ((s_CSAwallace_cla32_u_cla64_pg_logic14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or7 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic15_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa15_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic15_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic15_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa14_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor15 = ((s_CSAwallace_cla32_u_cla64_pg_logic15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or8 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and23 = ((s_CSAwallace_cla32_u_cla64_or2 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and24 = ((s_CSAwallace_cla32_u_cla64_pg_logic15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and25 = ((s_CSAwallace_cla32_u_cla64_and23 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and24 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and26 = ((s_CSAwallace_cla32_u_cla64_and25 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and27 = ((s_CSAwallace_cla32_u_cla64_pg_logic12_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and28 = ((s_CSAwallace_cla32_u_cla64_pg_logic15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and29 = ((s_CSAwallace_cla32_u_cla64_and27 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and30 = ((s_CSAwallace_cla32_u_cla64_pg_logic13_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and31 = ((s_CSAwallace_cla32_u_cla64_and30 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and32 = ((s_CSAwallace_cla32_u_cla64_pg_logic14_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or9 = ((s_CSAwallace_cla32_u_cla64_and26 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or10 = ((s_CSAwallace_cla32_u_cla64_and29 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and32 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or11 = ((s_CSAwallace_cla32_u_cla64_or9 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or10 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or12 = ((s_CSAwallace_cla32_u_cla64_pg_logic15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or11 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic16_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa16_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic16_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic16_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa15_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor16 = ((s_CSAwallace_cla32_u_cla64_pg_logic16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or12 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and33 = ((s_CSAwallace_cla32_u_cla64_or12 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or13 = ((s_CSAwallace_cla32_u_cla64_pg_logic16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and33 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic17_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa17_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic17_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic17_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa16_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor17 = ((s_CSAwallace_cla32_u_cla64_pg_logic17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or13 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and34 = ((s_CSAwallace_cla32_u_cla64_or12 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and35 = ((s_CSAwallace_cla32_u_cla64_and34 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and36 = ((s_CSAwallace_cla32_u_cla64_pg_logic16_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or14 = ((s_CSAwallace_cla32_u_cla64_and35 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and36 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or15 = ((s_CSAwallace_cla32_u_cla64_pg_logic17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or14 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic18_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa18_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa17_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic18_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa17_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic18_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa17_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor18 = ((s_CSAwallace_cla32_u_cla64_pg_logic18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or15 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and37 = ((s_CSAwallace_cla32_u_cla64_or12 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and38 = ((s_CSAwallace_cla32_u_cla64_pg_logic18_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and39 = ((s_CSAwallace_cla32_u_cla64_and37 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and38 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and40 = ((s_CSAwallace_cla32_u_cla64_pg_logic16_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and41 = ((s_CSAwallace_cla32_u_cla64_and40 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and42 = ((s_CSAwallace_cla32_u_cla64_pg_logic17_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or16 = ((s_CSAwallace_cla32_u_cla64_and39 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and41 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or17 = ((s_CSAwallace_cla32_u_cla64_or16 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and42 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or18 = ((s_CSAwallace_cla32_u_cla64_pg_logic18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or17 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic19_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa19_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa18_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic19_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa18_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic19_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa18_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor19 = ((s_CSAwallace_cla32_u_cla64_pg_logic19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or18 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and43 = ((s_CSAwallace_cla32_u_cla64_or12 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and44 = ((s_CSAwallace_cla32_u_cla64_pg_logic19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and45 = ((s_CSAwallace_cla32_u_cla64_and43 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and44 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and46 = ((s_CSAwallace_cla32_u_cla64_and45 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and47 = ((s_CSAwallace_cla32_u_cla64_pg_logic16_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and48 = ((s_CSAwallace_cla32_u_cla64_pg_logic19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and49 = ((s_CSAwallace_cla32_u_cla64_and47 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and48 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and50 = ((s_CSAwallace_cla32_u_cla64_pg_logic17_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and51 = ((s_CSAwallace_cla32_u_cla64_and50 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and52 = ((s_CSAwallace_cla32_u_cla64_pg_logic18_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or19 = ((s_CSAwallace_cla32_u_cla64_and46 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and51 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or20 = ((s_CSAwallace_cla32_u_cla64_and49 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and52 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or21 = ((s_CSAwallace_cla32_u_cla64_or19 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or20 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or22 = ((s_CSAwallace_cla32_u_cla64_pg_logic19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or21 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic20_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa20_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa19_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic20_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa19_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic20_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa19_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor20 = ((s_CSAwallace_cla32_u_cla64_pg_logic20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or22 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and53 = ((s_CSAwallace_cla32_u_cla64_or22 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or23 = ((s_CSAwallace_cla32_u_cla64_pg_logic20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and53 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic21_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa21_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa20_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic21_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa20_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic21_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa20_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor21 = ((s_CSAwallace_cla32_u_cla64_pg_logic21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or23 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and54 = ((s_CSAwallace_cla32_u_cla64_or22 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and55 = ((s_CSAwallace_cla32_u_cla64_and54 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and56 = ((s_CSAwallace_cla32_u_cla64_pg_logic20_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or24 = ((s_CSAwallace_cla32_u_cla64_and55 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and56 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or25 = ((s_CSAwallace_cla32_u_cla64_pg_logic21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or24 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic22_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa22_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa21_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic22_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa21_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic22_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa21_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor22 = ((s_CSAwallace_cla32_u_cla64_pg_logic22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or25 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and57 = ((s_CSAwallace_cla32_u_cla64_or22 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and58 = ((s_CSAwallace_cla32_u_cla64_pg_logic22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and59 = ((s_CSAwallace_cla32_u_cla64_and57 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and58 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and60 = ((s_CSAwallace_cla32_u_cla64_pg_logic20_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and61 = ((s_CSAwallace_cla32_u_cla64_and60 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and62 = ((s_CSAwallace_cla32_u_cla64_pg_logic21_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or26 = ((s_CSAwallace_cla32_u_cla64_and59 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and61 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or27 = ((s_CSAwallace_cla32_u_cla64_or26 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and62 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or28 = ((s_CSAwallace_cla32_u_cla64_pg_logic22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or27 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic23_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa23_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa22_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic23_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa23_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa22_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic23_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa22_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor23 = ((s_CSAwallace_cla32_u_cla64_pg_logic23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or28 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and63 = ((s_CSAwallace_cla32_u_cla64_or22 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and64 = ((s_CSAwallace_cla32_u_cla64_pg_logic23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and65 = ((s_CSAwallace_cla32_u_cla64_and63 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and64 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and66 = ((s_CSAwallace_cla32_u_cla64_and65 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and67 = ((s_CSAwallace_cla32_u_cla64_pg_logic20_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and68 = ((s_CSAwallace_cla32_u_cla64_pg_logic23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and69 = ((s_CSAwallace_cla32_u_cla64_and67 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and68 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and70 = ((s_CSAwallace_cla32_u_cla64_pg_logic21_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and71 = ((s_CSAwallace_cla32_u_cla64_and70 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and72 = ((s_CSAwallace_cla32_u_cla64_pg_logic22_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or29 = ((s_CSAwallace_cla32_u_cla64_and66 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and71 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or30 = ((s_CSAwallace_cla32_u_cla64_and69 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and72 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or31 = ((s_CSAwallace_cla32_u_cla64_or29 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or30 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or32 = ((s_CSAwallace_cla32_u_cla64_pg_logic23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or31 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic24_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa24_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa23_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic24_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa24_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa23_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic24_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa23_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor24 = ((s_CSAwallace_cla32_u_cla64_pg_logic24_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or32 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and73 = ((s_CSAwallace_cla32_u_cla64_or32 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or33 = ((s_CSAwallace_cla32_u_cla64_pg_logic24_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and73 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic25_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa25_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic25_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa25_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic25_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa24_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor25 = ((s_CSAwallace_cla32_u_cla64_pg_logic25_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or33 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and74 = ((s_CSAwallace_cla32_u_cla64_or32 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and75 = ((s_CSAwallace_cla32_u_cla64_and74 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and76 = ((s_CSAwallace_cla32_u_cla64_pg_logic24_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or34 = ((s_CSAwallace_cla32_u_cla64_and75 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and76 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or35 = ((s_CSAwallace_cla32_u_cla64_pg_logic25_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or34 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic26_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa26_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic26_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa26_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic26_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa25_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor26 = ((s_CSAwallace_cla32_u_cla64_pg_logic26_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or35 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and77 = ((s_CSAwallace_cla32_u_cla64_or32 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and78 = ((s_CSAwallace_cla32_u_cla64_pg_logic26_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and79 = ((s_CSAwallace_cla32_u_cla64_and77 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and78 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and80 = ((s_CSAwallace_cla32_u_cla64_pg_logic24_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and81 = ((s_CSAwallace_cla32_u_cla64_and80 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and82 = ((s_CSAwallace_cla32_u_cla64_pg_logic25_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or36 = ((s_CSAwallace_cla32_u_cla64_and79 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and81 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or37 = ((s_CSAwallace_cla32_u_cla64_or36 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and82 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or38 = ((s_CSAwallace_cla32_u_cla64_pg_logic26_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or37 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic27_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa27_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa26_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic27_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa27_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa26_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic27_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa26_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor27 = ((s_CSAwallace_cla32_u_cla64_pg_logic27_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or38 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and83 = ((s_CSAwallace_cla32_u_cla64_or32 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and84 = ((s_CSAwallace_cla32_u_cla64_pg_logic27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and85 = ((s_CSAwallace_cla32_u_cla64_and83 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and84 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and86 = ((s_CSAwallace_cla32_u_cla64_and85 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and87 = ((s_CSAwallace_cla32_u_cla64_pg_logic24_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and88 = ((s_CSAwallace_cla32_u_cla64_pg_logic27_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic25_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and89 = ((s_CSAwallace_cla32_u_cla64_and87 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and88 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and90 = ((s_CSAwallace_cla32_u_cla64_pg_logic25_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and91 = ((s_CSAwallace_cla32_u_cla64_and90 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic26_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and92 = ((s_CSAwallace_cla32_u_cla64_pg_logic26_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic27_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or39 = ((s_CSAwallace_cla32_u_cla64_and86 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and91 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or40 = ((s_CSAwallace_cla32_u_cla64_and89 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and92 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or41 = ((s_CSAwallace_cla32_u_cla64_or39 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or40 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or42 = ((s_CSAwallace_cla32_u_cla64_pg_logic27_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or41 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic28_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa28_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa27_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic28_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa28_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa27_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic28_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa27_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor28 = ((s_CSAwallace_cla32_u_cla64_pg_logic28_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or42 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and93 = ((s_CSAwallace_cla32_u_cla64_or42 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or43 = ((s_CSAwallace_cla32_u_cla64_pg_logic28_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and93 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic29_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa29_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa28_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic29_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa29_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa28_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic29_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa28_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor29 = ((s_CSAwallace_cla32_u_cla64_pg_logic29_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or43 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and94 = ((s_CSAwallace_cla32_u_cla64_or42 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and95 = ((s_CSAwallace_cla32_u_cla64_and94 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and96 = ((s_CSAwallace_cla32_u_cla64_pg_logic28_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or44 = ((s_CSAwallace_cla32_u_cla64_and95 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and96 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or45 = ((s_CSAwallace_cla32_u_cla64_pg_logic29_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or44 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic30_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa30_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa29_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic30_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa30_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa29_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic30_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa29_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor30 = ((s_CSAwallace_cla32_u_cla64_pg_logic30_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or45 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and97 = ((s_CSAwallace_cla32_u_cla64_or42 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and98 = ((s_CSAwallace_cla32_u_cla64_pg_logic30_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and99 = ((s_CSAwallace_cla32_u_cla64_and97 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and98 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and100 = ((s_CSAwallace_cla32_u_cla64_pg_logic28_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and101 = ((s_CSAwallace_cla32_u_cla64_and100 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and102 = ((s_CSAwallace_cla32_u_cla64_pg_logic29_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or46 = ((s_CSAwallace_cla32_u_cla64_and99 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and101 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or47 = ((s_CSAwallace_cla32_u_cla64_or46 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and102 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or48 = ((s_CSAwallace_cla32_u_cla64_pg_logic30_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or47 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic31_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa31_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa30_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic31_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa31_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa30_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic31_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa31_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa30_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor31 = ((s_CSAwallace_cla32_u_cla64_pg_logic31_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or48 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and103 = ((s_CSAwallace_cla32_u_cla64_or42 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and104 = ((s_CSAwallace_cla32_u_cla64_pg_logic31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and105 = ((s_CSAwallace_cla32_u_cla64_and103 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and104 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and106 = ((s_CSAwallace_cla32_u_cla64_and105 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic28_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and107 = ((s_CSAwallace_cla32_u_cla64_pg_logic28_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and108 = ((s_CSAwallace_cla32_u_cla64_pg_logic31_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic29_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and109 = ((s_CSAwallace_cla32_u_cla64_and107 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and108 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and110 = ((s_CSAwallace_cla32_u_cla64_pg_logic29_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and111 = ((s_CSAwallace_cla32_u_cla64_and110 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic30_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and112 = ((s_CSAwallace_cla32_u_cla64_pg_logic30_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or49 = ((s_CSAwallace_cla32_u_cla64_and106 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and111 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or50 = ((s_CSAwallace_cla32_u_cla64_and109 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and112 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or51 = ((s_CSAwallace_cla32_u_cla64_or49 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or50 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or52 = ((s_CSAwallace_cla32_u_cla64_pg_logic31_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or51 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic32_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa32_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic32_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa32_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic32_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa32_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa31_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor32 = ((s_CSAwallace_cla32_u_cla64_pg_logic32_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or52 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and113 = ((s_CSAwallace_cla32_u_cla64_or52 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or53 = ((s_CSAwallace_cla32_u_cla64_pg_logic32_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and113 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic33_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa33_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic33_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa33_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic33_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa33_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor33 = ((s_CSAwallace_cla32_u_cla64_pg_logic33_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or53 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and114 = ((s_CSAwallace_cla32_u_cla64_or52 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and115 = ((s_CSAwallace_cla32_u_cla64_and114 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and116 = ((s_CSAwallace_cla32_u_cla64_pg_logic32_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or54 = ((s_CSAwallace_cla32_u_cla64_and115 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and116 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or55 = ((s_CSAwallace_cla32_u_cla64_pg_logic33_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or54 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic34_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa34_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic34_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa34_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic34_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa34_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor34 = ((s_CSAwallace_cla32_u_cla64_pg_logic34_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or55 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and117 = ((s_CSAwallace_cla32_u_cla64_or52 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and118 = ((s_CSAwallace_cla32_u_cla64_pg_logic34_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and119 = ((s_CSAwallace_cla32_u_cla64_and117 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and118 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and120 = ((s_CSAwallace_cla32_u_cla64_pg_logic32_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and121 = ((s_CSAwallace_cla32_u_cla64_and120 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and122 = ((s_CSAwallace_cla32_u_cla64_pg_logic33_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or56 = ((s_CSAwallace_cla32_u_cla64_and119 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and121 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or57 = ((s_CSAwallace_cla32_u_cla64_or56 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and122 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or58 = ((s_CSAwallace_cla32_u_cla64_pg_logic34_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or57 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic35_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa35_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic35_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa35_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic35_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa35_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor35 = ((s_CSAwallace_cla32_u_cla64_pg_logic35_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or58 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and123 = ((s_CSAwallace_cla32_u_cla64_or52 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and124 = ((s_CSAwallace_cla32_u_cla64_pg_logic35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and125 = ((s_CSAwallace_cla32_u_cla64_and123 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and124 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and126 = ((s_CSAwallace_cla32_u_cla64_and125 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic32_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and127 = ((s_CSAwallace_cla32_u_cla64_pg_logic32_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and128 = ((s_CSAwallace_cla32_u_cla64_pg_logic35_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic33_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and129 = ((s_CSAwallace_cla32_u_cla64_and127 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and128 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and130 = ((s_CSAwallace_cla32_u_cla64_pg_logic33_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and131 = ((s_CSAwallace_cla32_u_cla64_and130 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic34_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and132 = ((s_CSAwallace_cla32_u_cla64_pg_logic34_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or59 = ((s_CSAwallace_cla32_u_cla64_and126 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and131 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or60 = ((s_CSAwallace_cla32_u_cla64_and129 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and132 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or61 = ((s_CSAwallace_cla32_u_cla64_or59 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or60 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or62 = ((s_CSAwallace_cla32_u_cla64_pg_logic35_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or61 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic36_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa36_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic36_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa36_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic36_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa36_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa35_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor36 = ((s_CSAwallace_cla32_u_cla64_pg_logic36_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or62 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and133 = ((s_CSAwallace_cla32_u_cla64_or62 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or63 = ((s_CSAwallace_cla32_u_cla64_pg_logic36_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and133 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic37_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa37_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic37_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa37_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic37_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa37_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor37 = ((s_CSAwallace_cla32_u_cla64_pg_logic37_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or63 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and134 = ((s_CSAwallace_cla32_u_cla64_or62 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and135 = ((s_CSAwallace_cla32_u_cla64_and134 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and136 = ((s_CSAwallace_cla32_u_cla64_pg_logic36_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or64 = ((s_CSAwallace_cla32_u_cla64_and135 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and136 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or65 = ((s_CSAwallace_cla32_u_cla64_pg_logic37_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or64 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic38_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa38_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic38_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa38_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic38_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa38_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor38 = ((s_CSAwallace_cla32_u_cla64_pg_logic38_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or65 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and137 = ((s_CSAwallace_cla32_u_cla64_or62 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and138 = ((s_CSAwallace_cla32_u_cla64_pg_logic38_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and139 = ((s_CSAwallace_cla32_u_cla64_and137 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and138 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and140 = ((s_CSAwallace_cla32_u_cla64_pg_logic36_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and141 = ((s_CSAwallace_cla32_u_cla64_and140 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and142 = ((s_CSAwallace_cla32_u_cla64_pg_logic37_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or66 = ((s_CSAwallace_cla32_u_cla64_and139 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and141 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or67 = ((s_CSAwallace_cla32_u_cla64_or66 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and142 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or68 = ((s_CSAwallace_cla32_u_cla64_pg_logic38_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or67 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic39_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa39_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic39_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa39_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic39_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa39_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor39 = ((s_CSAwallace_cla32_u_cla64_pg_logic39_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or68 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and143 = ((s_CSAwallace_cla32_u_cla64_or62 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and144 = ((s_CSAwallace_cla32_u_cla64_pg_logic39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and145 = ((s_CSAwallace_cla32_u_cla64_and143 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and144 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and146 = ((s_CSAwallace_cla32_u_cla64_and145 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic36_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and147 = ((s_CSAwallace_cla32_u_cla64_pg_logic36_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and148 = ((s_CSAwallace_cla32_u_cla64_pg_logic39_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic37_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and149 = ((s_CSAwallace_cla32_u_cla64_and147 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and148 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and150 = ((s_CSAwallace_cla32_u_cla64_pg_logic37_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and151 = ((s_CSAwallace_cla32_u_cla64_and150 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic38_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and152 = ((s_CSAwallace_cla32_u_cla64_pg_logic38_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or69 = ((s_CSAwallace_cla32_u_cla64_and146 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and151 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or70 = ((s_CSAwallace_cla32_u_cla64_and149 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and152 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or71 = ((s_CSAwallace_cla32_u_cla64_or69 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or70 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or72 = ((s_CSAwallace_cla32_u_cla64_pg_logic39_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or71 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic40_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa40_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic40_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa40_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic40_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa40_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa39_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor40 = ((s_CSAwallace_cla32_u_cla64_pg_logic40_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or72 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and153 = ((s_CSAwallace_cla32_u_cla64_or72 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or73 = ((s_CSAwallace_cla32_u_cla64_pg_logic40_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and153 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic41_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa41_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic41_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa41_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic41_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa41_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor41 = ((s_CSAwallace_cla32_u_cla64_pg_logic41_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or73 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and154 = ((s_CSAwallace_cla32_u_cla64_or72 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and155 = ((s_CSAwallace_cla32_u_cla64_and154 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and156 = ((s_CSAwallace_cla32_u_cla64_pg_logic40_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or74 = ((s_CSAwallace_cla32_u_cla64_and155 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and156 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or75 = ((s_CSAwallace_cla32_u_cla64_pg_logic41_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or74 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic42_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa42_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic42_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa42_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic42_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa42_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor42 = ((s_CSAwallace_cla32_u_cla64_pg_logic42_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or75 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and157 = ((s_CSAwallace_cla32_u_cla64_or72 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and158 = ((s_CSAwallace_cla32_u_cla64_pg_logic42_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and159 = ((s_CSAwallace_cla32_u_cla64_and157 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and158 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and160 = ((s_CSAwallace_cla32_u_cla64_pg_logic40_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and161 = ((s_CSAwallace_cla32_u_cla64_and160 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and162 = ((s_CSAwallace_cla32_u_cla64_pg_logic41_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or76 = ((s_CSAwallace_cla32_u_cla64_and159 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and161 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or77 = ((s_CSAwallace_cla32_u_cla64_or76 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and162 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or78 = ((s_CSAwallace_cla32_u_cla64_pg_logic42_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or77 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic43_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa43_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic43_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa43_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic43_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa43_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor43 = ((s_CSAwallace_cla32_u_cla64_pg_logic43_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or78 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and163 = ((s_CSAwallace_cla32_u_cla64_or72 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and164 = ((s_CSAwallace_cla32_u_cla64_pg_logic43_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and165 = ((s_CSAwallace_cla32_u_cla64_and163 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and164 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and166 = ((s_CSAwallace_cla32_u_cla64_and165 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic40_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and167 = ((s_CSAwallace_cla32_u_cla64_pg_logic40_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and168 = ((s_CSAwallace_cla32_u_cla64_pg_logic43_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic41_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and169 = ((s_CSAwallace_cla32_u_cla64_and167 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and168 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and170 = ((s_CSAwallace_cla32_u_cla64_pg_logic41_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and171 = ((s_CSAwallace_cla32_u_cla64_and170 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic42_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and172 = ((s_CSAwallace_cla32_u_cla64_pg_logic42_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or79 = ((s_CSAwallace_cla32_u_cla64_and166 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and171 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or80 = ((s_CSAwallace_cla32_u_cla64_and169 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and172 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or81 = ((s_CSAwallace_cla32_u_cla64_or79 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or80 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or82 = ((s_CSAwallace_cla32_u_cla64_pg_logic43_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or81 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic44_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa44_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic44_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa44_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic44_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa44_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa43_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor44 = ((s_CSAwallace_cla32_u_cla64_pg_logic44_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or82 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and173 = ((s_CSAwallace_cla32_u_cla64_or82 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or83 = ((s_CSAwallace_cla32_u_cla64_pg_logic44_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and173 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic45_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa45_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic45_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa45_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic45_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa45_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor45 = ((s_CSAwallace_cla32_u_cla64_pg_logic45_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or83 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and174 = ((s_CSAwallace_cla32_u_cla64_or82 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and175 = ((s_CSAwallace_cla32_u_cla64_and174 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and176 = ((s_CSAwallace_cla32_u_cla64_pg_logic44_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or84 = ((s_CSAwallace_cla32_u_cla64_and175 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and176 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or85 = ((s_CSAwallace_cla32_u_cla64_pg_logic45_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or84 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic46_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa46_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic46_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa46_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic46_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa46_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor46 = ((s_CSAwallace_cla32_u_cla64_pg_logic46_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or85 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and177 = ((s_CSAwallace_cla32_u_cla64_or82 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and178 = ((s_CSAwallace_cla32_u_cla64_pg_logic46_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and179 = ((s_CSAwallace_cla32_u_cla64_and177 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and178 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and180 = ((s_CSAwallace_cla32_u_cla64_pg_logic44_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and181 = ((s_CSAwallace_cla32_u_cla64_and180 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and182 = ((s_CSAwallace_cla32_u_cla64_pg_logic45_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or86 = ((s_CSAwallace_cla32_u_cla64_and179 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and181 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or87 = ((s_CSAwallace_cla32_u_cla64_or86 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and182 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or88 = ((s_CSAwallace_cla32_u_cla64_pg_logic46_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or87 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic47_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa47_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic47_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa47_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic47_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa47_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor47 = ((s_CSAwallace_cla32_u_cla64_pg_logic47_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or88 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and183 = ((s_CSAwallace_cla32_u_cla64_or82 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and184 = ((s_CSAwallace_cla32_u_cla64_pg_logic47_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and185 = ((s_CSAwallace_cla32_u_cla64_and183 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and184 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and186 = ((s_CSAwallace_cla32_u_cla64_and185 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic44_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and187 = ((s_CSAwallace_cla32_u_cla64_pg_logic44_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and188 = ((s_CSAwallace_cla32_u_cla64_pg_logic47_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic45_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and189 = ((s_CSAwallace_cla32_u_cla64_and187 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and188 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and190 = ((s_CSAwallace_cla32_u_cla64_pg_logic45_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and191 = ((s_CSAwallace_cla32_u_cla64_and190 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic46_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and192 = ((s_CSAwallace_cla32_u_cla64_pg_logic46_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or89 = ((s_CSAwallace_cla32_u_cla64_and186 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and191 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or90 = ((s_CSAwallace_cla32_u_cla64_and189 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and192 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or91 = ((s_CSAwallace_cla32_u_cla64_or89 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or90 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or92 = ((s_CSAwallace_cla32_u_cla64_pg_logic47_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or91 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic48_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa48_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic48_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa48_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic48_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa48_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa47_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor48 = ((s_CSAwallace_cla32_u_cla64_pg_logic48_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or92 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and193 = ((s_CSAwallace_cla32_u_cla64_or92 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or93 = ((s_CSAwallace_cla32_u_cla64_pg_logic48_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and193 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic49_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa49_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic49_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa49_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic49_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa49_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor49 = ((s_CSAwallace_cla32_u_cla64_pg_logic49_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or93 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and194 = ((s_CSAwallace_cla32_u_cla64_or92 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and195 = ((s_CSAwallace_cla32_u_cla64_and194 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and196 = ((s_CSAwallace_cla32_u_cla64_pg_logic48_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or94 = ((s_CSAwallace_cla32_u_cla64_and195 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and196 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or95 = ((s_CSAwallace_cla32_u_cla64_pg_logic49_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or94 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic50_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa50_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic50_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa50_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic50_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa50_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor50 = ((s_CSAwallace_cla32_u_cla64_pg_logic50_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or95 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and197 = ((s_CSAwallace_cla32_u_cla64_or92 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and198 = ((s_CSAwallace_cla32_u_cla64_pg_logic50_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and199 = ((s_CSAwallace_cla32_u_cla64_and197 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and198 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and200 = ((s_CSAwallace_cla32_u_cla64_pg_logic48_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and201 = ((s_CSAwallace_cla32_u_cla64_and200 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and202 = ((s_CSAwallace_cla32_u_cla64_pg_logic49_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or96 = ((s_CSAwallace_cla32_u_cla64_and199 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and201 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or97 = ((s_CSAwallace_cla32_u_cla64_or96 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and202 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or98 = ((s_CSAwallace_cla32_u_cla64_pg_logic50_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or97 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic51_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa51_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic51_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa51_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic51_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa51_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor51 = ((s_CSAwallace_cla32_u_cla64_pg_logic51_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or98 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and203 = ((s_CSAwallace_cla32_u_cla64_or92 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and204 = ((s_CSAwallace_cla32_u_cla64_pg_logic51_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and205 = ((s_CSAwallace_cla32_u_cla64_and203 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and204 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and206 = ((s_CSAwallace_cla32_u_cla64_and205 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic48_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and207 = ((s_CSAwallace_cla32_u_cla64_pg_logic48_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and208 = ((s_CSAwallace_cla32_u_cla64_pg_logic51_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic49_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and209 = ((s_CSAwallace_cla32_u_cla64_and207 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and208 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and210 = ((s_CSAwallace_cla32_u_cla64_pg_logic49_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and211 = ((s_CSAwallace_cla32_u_cla64_and210 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic50_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and212 = ((s_CSAwallace_cla32_u_cla64_pg_logic50_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or99 = ((s_CSAwallace_cla32_u_cla64_and206 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and211 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or100 = ((s_CSAwallace_cla32_u_cla64_and209 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and212 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or101 = ((s_CSAwallace_cla32_u_cla64_or99 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or100 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or102 = ((s_CSAwallace_cla32_u_cla64_pg_logic51_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or101 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic52_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa52_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic52_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa52_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic52_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa52_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa51_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor52 = ((s_CSAwallace_cla32_u_cla64_pg_logic52_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or102 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and213 = ((s_CSAwallace_cla32_u_cla64_or102 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or103 = ((s_CSAwallace_cla32_u_cla64_pg_logic52_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and213 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic53_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa53_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic53_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa53_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic53_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa53_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor53 = ((s_CSAwallace_cla32_u_cla64_pg_logic53_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or103 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and214 = ((s_CSAwallace_cla32_u_cla64_or102 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and215 = ((s_CSAwallace_cla32_u_cla64_and214 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and216 = ((s_CSAwallace_cla32_u_cla64_pg_logic52_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or104 = ((s_CSAwallace_cla32_u_cla64_and215 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and216 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or105 = ((s_CSAwallace_cla32_u_cla64_pg_logic53_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or104 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic54_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa54_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic54_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa54_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic54_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa54_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor54 = ((s_CSAwallace_cla32_u_cla64_pg_logic54_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or105 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and217 = ((s_CSAwallace_cla32_u_cla64_or102 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and218 = ((s_CSAwallace_cla32_u_cla64_pg_logic54_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and219 = ((s_CSAwallace_cla32_u_cla64_and217 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and218 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and220 = ((s_CSAwallace_cla32_u_cla64_pg_logic52_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and221 = ((s_CSAwallace_cla32_u_cla64_and220 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and222 = ((s_CSAwallace_cla32_u_cla64_pg_logic53_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or106 = ((s_CSAwallace_cla32_u_cla64_and219 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and221 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or107 = ((s_CSAwallace_cla32_u_cla64_or106 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and222 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or108 = ((s_CSAwallace_cla32_u_cla64_pg_logic54_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or107 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic55_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa55_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic55_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa55_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic55_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa55_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor55 = ((s_CSAwallace_cla32_u_cla64_pg_logic55_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or108 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and223 = ((s_CSAwallace_cla32_u_cla64_or102 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and224 = ((s_CSAwallace_cla32_u_cla64_pg_logic55_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and225 = ((s_CSAwallace_cla32_u_cla64_and223 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and224 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and226 = ((s_CSAwallace_cla32_u_cla64_and225 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic52_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and227 = ((s_CSAwallace_cla32_u_cla64_pg_logic52_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and228 = ((s_CSAwallace_cla32_u_cla64_pg_logic55_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic53_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and229 = ((s_CSAwallace_cla32_u_cla64_and227 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and228 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and230 = ((s_CSAwallace_cla32_u_cla64_pg_logic53_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and231 = ((s_CSAwallace_cla32_u_cla64_and230 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic54_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and232 = ((s_CSAwallace_cla32_u_cla64_pg_logic54_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or109 = ((s_CSAwallace_cla32_u_cla64_and226 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and231 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or110 = ((s_CSAwallace_cla32_u_cla64_and229 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and232 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or111 = ((s_CSAwallace_cla32_u_cla64_or109 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or110 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or112 = ((s_CSAwallace_cla32_u_cla64_pg_logic55_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or111 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic56_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa56_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic56_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa56_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic56_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa56_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa55_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor56 = ((s_CSAwallace_cla32_u_cla64_pg_logic56_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or112 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and233 = ((s_CSAwallace_cla32_u_cla64_or112 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or113 = ((s_CSAwallace_cla32_u_cla64_pg_logic56_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and233 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic57_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa57_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic57_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa57_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic57_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa57_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor57 = ((s_CSAwallace_cla32_u_cla64_pg_logic57_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or113 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and234 = ((s_CSAwallace_cla32_u_cla64_or112 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and235 = ((s_CSAwallace_cla32_u_cla64_and234 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and236 = ((s_CSAwallace_cla32_u_cla64_pg_logic56_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or114 = ((s_CSAwallace_cla32_u_cla64_and235 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and236 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or115 = ((s_CSAwallace_cla32_u_cla64_pg_logic57_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or114 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic58_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa58_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic58_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa58_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic58_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa58_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor58 = ((s_CSAwallace_cla32_u_cla64_pg_logic58_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or115 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and237 = ((s_CSAwallace_cla32_u_cla64_or112 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and238 = ((s_CSAwallace_cla32_u_cla64_pg_logic58_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and239 = ((s_CSAwallace_cla32_u_cla64_and237 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and238 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and240 = ((s_CSAwallace_cla32_u_cla64_pg_logic56_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and241 = ((s_CSAwallace_cla32_u_cla64_and240 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and242 = ((s_CSAwallace_cla32_u_cla64_pg_logic57_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or116 = ((s_CSAwallace_cla32_u_cla64_and239 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and241 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or117 = ((s_CSAwallace_cla32_u_cla64_or116 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and242 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or118 = ((s_CSAwallace_cla32_u_cla64_pg_logic58_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or117 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic59_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa59_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic59_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa59_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic59_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa59_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor59 = ((s_CSAwallace_cla32_u_cla64_pg_logic59_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or118 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and243 = ((s_CSAwallace_cla32_u_cla64_or112 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and244 = ((s_CSAwallace_cla32_u_cla64_pg_logic59_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and245 = ((s_CSAwallace_cla32_u_cla64_and243 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and244 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and246 = ((s_CSAwallace_cla32_u_cla64_and245 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic56_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and247 = ((s_CSAwallace_cla32_u_cla64_pg_logic56_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and248 = ((s_CSAwallace_cla32_u_cla64_pg_logic59_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic57_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and249 = ((s_CSAwallace_cla32_u_cla64_and247 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and248 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and250 = ((s_CSAwallace_cla32_u_cla64_pg_logic57_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and251 = ((s_CSAwallace_cla32_u_cla64_and250 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic58_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and252 = ((s_CSAwallace_cla32_u_cla64_pg_logic58_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or119 = ((s_CSAwallace_cla32_u_cla64_and246 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and251 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or120 = ((s_CSAwallace_cla32_u_cla64_and249 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and252 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or121 = ((s_CSAwallace_cla32_u_cla64_or119 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or120 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or122 = ((s_CSAwallace_cla32_u_cla64_pg_logic59_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or121 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic60_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa60_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic60_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa60_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic60_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa60_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa59_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor60 = ((s_CSAwallace_cla32_u_cla64_pg_logic60_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or122 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and253 = ((s_CSAwallace_cla32_u_cla64_or122 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or123 = ((s_CSAwallace_cla32_u_cla64_pg_logic60_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and253 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic61_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa61_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic61_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa61_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic61_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa61_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor61 = ((s_CSAwallace_cla32_u_cla64_pg_logic61_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or123 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and254 = ((s_CSAwallace_cla32_u_cla64_or122 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and255 = ((s_CSAwallace_cla32_u_cla64_and254 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and256 = ((s_CSAwallace_cla32_u_cla64_pg_logic60_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or124 = ((s_CSAwallace_cla32_u_cla64_and255 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and256 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or125 = ((s_CSAwallace_cla32_u_cla64_pg_logic61_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or124 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic62_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa62_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic62_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa62_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic62_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa62_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor62 = ((s_CSAwallace_cla32_u_cla64_pg_logic62_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or125 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and257 = ((s_CSAwallace_cla32_u_cla64_or122 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and258 = ((s_CSAwallace_cla32_u_cla64_pg_logic62_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and259 = ((s_CSAwallace_cla32_u_cla64_and257 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and258 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and260 = ((s_CSAwallace_cla32_u_cla64_pg_logic60_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and261 = ((s_CSAwallace_cla32_u_cla64_and260 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and262 = ((s_CSAwallace_cla32_u_cla64_pg_logic61_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or126 = ((s_CSAwallace_cla32_u_cla64_and259 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and261 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or127 = ((s_CSAwallace_cla32_u_cla64_or126 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and262 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or128 = ((s_CSAwallace_cla32_u_cla64_pg_logic62_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or127 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic63_or0 = ((s_CSAwallace_cla32_csa29_csa_component_fa63_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla32_csa29_csa_component_fa62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic63_and0 = ((s_CSAwallace_cla32_csa29_csa_component_fa63_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla32_csa29_csa_component_fa62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_pg_logic63_xor0 = ((s_CSAwallace_cla32_csa29_csa_component_fa63_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_csa29_csa_component_fa62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_xor63 = ((s_CSAwallace_cla32_u_cla64_pg_logic63_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla32_u_cla64_or128 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and263 = ((s_CSAwallace_cla32_u_cla64_or122 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and264 = ((s_CSAwallace_cla32_u_cla64_pg_logic63_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and265 = ((s_CSAwallace_cla32_u_cla64_and263 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and264 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and266 = ((s_CSAwallace_cla32_u_cla64_and265 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic60_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and267 = ((s_CSAwallace_cla32_u_cla64_pg_logic60_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and268 = ((s_CSAwallace_cla32_u_cla64_pg_logic63_or0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic61_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and269 = ((s_CSAwallace_cla32_u_cla64_and267 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_and268 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and270 = ((s_CSAwallace_cla32_u_cla64_pg_logic61_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic63_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and271 = ((s_CSAwallace_cla32_u_cla64_and270 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic62_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_and272 = ((s_CSAwallace_cla32_u_cla64_pg_logic62_and0 >> 0) & 0x01) & ((s_CSAwallace_cla32_u_cla64_pg_logic63_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or129 = ((s_CSAwallace_cla32_u_cla64_and266 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and271 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or130 = ((s_CSAwallace_cla32_u_cla64_and269 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_and272 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or131 = ((s_CSAwallace_cla32_u_cla64_or129 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or130 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_u_cla64_or132 = ((s_CSAwallace_cla32_u_cla64_pg_logic63_and0 >> 0) & 0x01) | ((s_CSAwallace_cla32_u_cla64_or131 >> 0) & 0x01);
|
|
s_CSAwallace_cla32_xor0 = ~(((s_CSAwallace_cla32_u_cla64_xor63 >> 0) & 0x01)) & 0x01;
|
|
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_and_0_0 >> 0) & 0x01ull) << 0;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa0_csa_component_fa1_xor0 >> 0) & 0x01ull) << 1;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa10_csa_component_fa2_xor0 >> 0) & 0x01ull) << 2;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa17_csa_component_fa3_xor0 >> 0) & 0x01ull) << 3;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa22_csa_component_fa4_xor0 >> 0) & 0x01ull) << 4;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa25_csa_component_fa5_xor0 >> 0) & 0x01ull) << 5;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa27_csa_component_fa6_xor0 >> 0) & 0x01ull) << 6;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa28_csa_component_fa7_xor0 >> 0) & 0x01ull) << 7;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_csa29_csa_component_fa8_xor0 >> 0) & 0x01ull) << 8;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_pg_logic9_xor0 >> 0) & 0x01ull) << 9;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor10 >> 0) & 0x01ull) << 10;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor11 >> 0) & 0x01ull) << 11;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor12 >> 0) & 0x01ull) << 12;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor13 >> 0) & 0x01ull) << 13;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor14 >> 0) & 0x01ull) << 14;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor15 >> 0) & 0x01ull) << 15;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor16 >> 0) & 0x01ull) << 16;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor17 >> 0) & 0x01ull) << 17;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor18 >> 0) & 0x01ull) << 18;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor19 >> 0) & 0x01ull) << 19;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor20 >> 0) & 0x01ull) << 20;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor21 >> 0) & 0x01ull) << 21;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor22 >> 0) & 0x01ull) << 22;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor23 >> 0) & 0x01ull) << 23;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor24 >> 0) & 0x01ull) << 24;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor25 >> 0) & 0x01ull) << 25;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor26 >> 0) & 0x01ull) << 26;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor27 >> 0) & 0x01ull) << 27;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor28 >> 0) & 0x01ull) << 28;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor29 >> 0) & 0x01ull) << 29;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor30 >> 0) & 0x01ull) << 30;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor31 >> 0) & 0x01ull) << 31;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor32 >> 0) & 0x01ull) << 32;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor33 >> 0) & 0x01ull) << 33;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor34 >> 0) & 0x01ull) << 34;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor35 >> 0) & 0x01ull) << 35;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor36 >> 0) & 0x01ull) << 36;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor37 >> 0) & 0x01ull) << 37;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor38 >> 0) & 0x01ull) << 38;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor39 >> 0) & 0x01ull) << 39;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor40 >> 0) & 0x01ull) << 40;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor41 >> 0) & 0x01ull) << 41;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor42 >> 0) & 0x01ull) << 42;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor43 >> 0) & 0x01ull) << 43;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor44 >> 0) & 0x01ull) << 44;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor45 >> 0) & 0x01ull) << 45;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor46 >> 0) & 0x01ull) << 46;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor47 >> 0) & 0x01ull) << 47;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor48 >> 0) & 0x01ull) << 48;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor49 >> 0) & 0x01ull) << 49;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor50 >> 0) & 0x01ull) << 50;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor51 >> 0) & 0x01ull) << 51;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor52 >> 0) & 0x01ull) << 52;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor53 >> 0) & 0x01ull) << 53;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor54 >> 0) & 0x01ull) << 54;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor55 >> 0) & 0x01ull) << 55;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor56 >> 0) & 0x01ull) << 56;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor57 >> 0) & 0x01ull) << 57;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor58 >> 0) & 0x01ull) << 58;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor59 >> 0) & 0x01ull) << 59;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor60 >> 0) & 0x01ull) << 60;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor61 >> 0) & 0x01ull) << 61;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_u_cla64_xor62 >> 0) & 0x01ull) << 62;
|
|
s_CSAwallace_cla32_out |= ((s_CSAwallace_cla32_xor0 >> 0) & 0x01ull) << 63;
|
|
return s_CSAwallace_cla32_out;
|
|
} |