mirror of
https://github.com/ehw-fit/ariths-gen.git
synced 2025-04-19 13:30:56 +01:00

* #10 CGP Circuits as inputs (#11) * CGP Circuits as inputs * #10 support of signed output in general circuit * input as output works * output connected to input (c) * automated verilog testing * output rename * Implemented CSA and Wallace tree multiplier composing of CSAs. Also did some code cleanup. * Typos fix and code cleanup. * Added new (approximate) multiplier architectures and did some minor changes regarding sign extension for c output formats. * Updated automated testing scripts. * Small bugfix in python code generation (I initially thought this line is useless). * Updated generated circuits folder. Co-authored-by: Vojta Mrazek <mrazek@fit.vutbr.cz>
1977 lines
200 KiB
C
1977 lines
200 KiB
C
#include <stdio.h>
|
|
#include <stdint.h>
|
|
|
|
int64_t s_CSAwallace_cla12(int64_t a, int64_t b){
|
|
int64_t s_CSAwallace_cla12_out = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_0 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_1 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_2 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_3 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_4 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_5 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_6 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_7 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_8 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_9 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_0_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_1_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_2_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_3_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_4_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_5_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_6_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_7_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_8_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_9_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_10_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_11_10 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_0_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_1_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_2_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_3_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_4_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_5_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_6_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_7_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_8_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_9_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_nand_10_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_and_11_11 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa1_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa1_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa2_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa2_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa2_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa2_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa2_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa3_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa3_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa3_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa3_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa3_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa4_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa4_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa4_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa0_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa1_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa2_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa3_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa2_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa2_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa3_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa3_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa3_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa3_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa3_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa4_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa4_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa4_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa4_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa5_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa3_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa3_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa5_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa5_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa5_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa6_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa6_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa6_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa7_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa4_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa4_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa7_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa7_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa8_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa8_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa9_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa9_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa8_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa5_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa5_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa10_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa10_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa11_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa11_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa12_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa12_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa13_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa13_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa14_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa14_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa15_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa15_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa16_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa16_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa17_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa17_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa18_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa18_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa19_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa19_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa20_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa20_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa21_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa21_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa22_xor1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa22_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_csa9_csa_component_fa22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and1 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and2 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic6_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic6_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic6_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and3 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic7_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic7_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic7_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor7 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and4 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and5 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and6 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic8_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic8_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic8_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor8 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and7 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or1 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic9_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic9_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic9_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor9 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and8 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and9 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and10 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or2 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or3 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic10_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic10_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic10_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor10 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and11 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and12 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and13 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and14 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and15 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and16 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or4 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or5 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or6 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic11_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic11_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic11_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor11 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and17 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and18 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and19 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and20 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and21 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and22 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and23 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and24 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and25 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and26 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or7 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or8 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or9 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or10 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic12_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic12_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic12_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor12 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and27 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or11 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic13_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic13_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic13_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor13 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and28 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and29 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and30 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or12 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or13 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic14_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic14_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic14_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor14 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and31 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and32 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and33 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and34 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and35 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and36 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or14 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or15 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or16 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic15_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic15_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic15_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor15 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and37 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and38 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and39 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and40 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and41 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and42 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and43 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and44 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and45 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and46 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or17 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or18 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or19 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or20 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic16_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic16_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic16_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor16 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and47 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or21 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic17_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic17_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic17_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor17 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and48 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and49 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and50 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or22 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or23 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic18_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic18_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic18_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor18 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and51 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and52 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and53 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and54 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and55 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and56 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or24 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or25 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or26 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic19_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic19_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic19_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor19 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and57 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and58 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and59 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and60 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and61 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and62 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and63 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and64 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and65 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and66 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or27 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or28 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or29 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or30 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic20_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic20_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic20_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor20 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and67 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or31 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic21_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic21_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic21_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor21 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and68 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and69 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and70 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or32 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or33 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic22_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic22_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic22_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor22 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and71 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and72 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and73 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and74 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and75 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and76 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or34 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or35 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or36 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic23_or0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic23_and0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_pg_logic23_xor0 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_xor23 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and77 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and78 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and79 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and80 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and81 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and82 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and83 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and84 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and85 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_and86 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or37 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or38 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or39 = 0;
|
|
uint8_t s_CSAwallace_cla12_u_cla24_or40 = 0;
|
|
uint8_t s_CSAwallace_cla12_xor0 = 0;
|
|
|
|
s_CSAwallace_cla12_and_0_0 = ((a >> 0) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_1_0 = ((a >> 1) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_2_0 = ((a >> 2) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_3_0 = ((a >> 3) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_4_0 = ((a >> 4) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_5_0 = ((a >> 5) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_6_0 = ((a >> 6) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_7_0 = ((a >> 7) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_8_0 = ((a >> 8) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_9_0 = ((a >> 9) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_and_10_0 = ((a >> 10) & 0x01) & ((b >> 0) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_0 = ~(((a >> 11) & 0x01) & ((b >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_1 = ((a >> 0) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_1_1 = ((a >> 1) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_2_1 = ((a >> 2) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_3_1 = ((a >> 3) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_4_1 = ((a >> 4) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_5_1 = ((a >> 5) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_6_1 = ((a >> 6) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_7_1 = ((a >> 7) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_8_1 = ((a >> 8) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_9_1 = ((a >> 9) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_and_10_1 = ((a >> 10) & 0x01) & ((b >> 1) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_1 = ~(((a >> 11) & 0x01) & ((b >> 1) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_2 = ((a >> 0) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_1_2 = ((a >> 1) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_2_2 = ((a >> 2) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_3_2 = ((a >> 3) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_4_2 = ((a >> 4) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_5_2 = ((a >> 5) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_6_2 = ((a >> 6) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_7_2 = ((a >> 7) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_8_2 = ((a >> 8) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_9_2 = ((a >> 9) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_and_10_2 = ((a >> 10) & 0x01) & ((b >> 2) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_2 = ~(((a >> 11) & 0x01) & ((b >> 2) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_3 = ((a >> 0) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_1_3 = ((a >> 1) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_2_3 = ((a >> 2) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_3_3 = ((a >> 3) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_4_3 = ((a >> 4) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_5_3 = ((a >> 5) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_6_3 = ((a >> 6) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_7_3 = ((a >> 7) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_8_3 = ((a >> 8) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_9_3 = ((a >> 9) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_and_10_3 = ((a >> 10) & 0x01) & ((b >> 3) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_3 = ~(((a >> 11) & 0x01) & ((b >> 3) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_4 = ((a >> 0) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_1_4 = ((a >> 1) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_2_4 = ((a >> 2) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_3_4 = ((a >> 3) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_4_4 = ((a >> 4) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_5_4 = ((a >> 5) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_6_4 = ((a >> 6) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_7_4 = ((a >> 7) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_8_4 = ((a >> 8) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_9_4 = ((a >> 9) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_and_10_4 = ((a >> 10) & 0x01) & ((b >> 4) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_4 = ~(((a >> 11) & 0x01) & ((b >> 4) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_5 = ((a >> 0) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_1_5 = ((a >> 1) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_2_5 = ((a >> 2) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_3_5 = ((a >> 3) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_4_5 = ((a >> 4) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_5_5 = ((a >> 5) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_6_5 = ((a >> 6) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_7_5 = ((a >> 7) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_8_5 = ((a >> 8) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_9_5 = ((a >> 9) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_and_10_5 = ((a >> 10) & 0x01) & ((b >> 5) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_5 = ~(((a >> 11) & 0x01) & ((b >> 5) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_6 = ((a >> 0) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_1_6 = ((a >> 1) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_2_6 = ((a >> 2) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_3_6 = ((a >> 3) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_4_6 = ((a >> 4) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_5_6 = ((a >> 5) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_6_6 = ((a >> 6) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_7_6 = ((a >> 7) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_8_6 = ((a >> 8) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_9_6 = ((a >> 9) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_and_10_6 = ((a >> 10) & 0x01) & ((b >> 6) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_6 = ~(((a >> 11) & 0x01) & ((b >> 6) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_7 = ((a >> 0) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_1_7 = ((a >> 1) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_2_7 = ((a >> 2) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_3_7 = ((a >> 3) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_4_7 = ((a >> 4) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_5_7 = ((a >> 5) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_6_7 = ((a >> 6) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_7_7 = ((a >> 7) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_8_7 = ((a >> 8) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_9_7 = ((a >> 9) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_and_10_7 = ((a >> 10) & 0x01) & ((b >> 7) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_7 = ~(((a >> 11) & 0x01) & ((b >> 7) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_8 = ((a >> 0) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_1_8 = ((a >> 1) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_2_8 = ((a >> 2) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_3_8 = ((a >> 3) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_4_8 = ((a >> 4) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_5_8 = ((a >> 5) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_6_8 = ((a >> 6) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_7_8 = ((a >> 7) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_8_8 = ((a >> 8) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_9_8 = ((a >> 9) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_and_10_8 = ((a >> 10) & 0x01) & ((b >> 8) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_8 = ~(((a >> 11) & 0x01) & ((b >> 8) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_9 = ((a >> 0) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_1_9 = ((a >> 1) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_2_9 = ((a >> 2) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_3_9 = ((a >> 3) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_4_9 = ((a >> 4) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_5_9 = ((a >> 5) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_6_9 = ((a >> 6) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_7_9 = ((a >> 7) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_8_9 = ((a >> 8) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_9_9 = ((a >> 9) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_and_10_9 = ((a >> 10) & 0x01) & ((b >> 9) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_9 = ~(((a >> 11) & 0x01) & ((b >> 9) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_0_10 = ((a >> 0) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_1_10 = ((a >> 1) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_2_10 = ((a >> 2) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_3_10 = ((a >> 3) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_4_10 = ((a >> 4) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_5_10 = ((a >> 5) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_6_10 = ((a >> 6) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_7_10 = ((a >> 7) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_8_10 = ((a >> 8) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_9_10 = ((a >> 9) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_and_10_10 = ((a >> 10) & 0x01) & ((b >> 10) & 0x01);
|
|
s_CSAwallace_cla12_nand_11_10 = ~(((a >> 11) & 0x01) & ((b >> 10) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_0_11 = ~(((a >> 0) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_1_11 = ~(((a >> 1) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_2_11 = ~(((a >> 2) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_3_11 = ~(((a >> 3) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_4_11 = ~(((a >> 4) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_5_11 = ~(((a >> 5) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_6_11 = ~(((a >> 6) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_7_11 = ~(((a >> 7) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_8_11 = ~(((a >> 8) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_9_11 = ~(((a >> 9) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_nand_10_11 = ~(((a >> 10) & 0x01) & ((b >> 11) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_and_11_11 = ((a >> 11) & 0x01) & ((b >> 11) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa1_xor0 = ((s_CSAwallace_cla12_and_1_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa1_and0 = ((s_CSAwallace_cla12_and_1_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa2_xor0 = ((s_CSAwallace_cla12_and_2_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_1_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa2_and0 = ((s_CSAwallace_cla12_and_2_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_1_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa2_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa2_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa2_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa2_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa2_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa2_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa2_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa3_xor0 = ((s_CSAwallace_cla12_and_3_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_2_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa3_and0 = ((s_CSAwallace_cla12_and_3_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_2_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa3_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa3_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_1_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa3_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_1_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa3_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa3_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa3_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa4_xor0 = ((s_CSAwallace_cla12_and_4_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_3_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa4_and0 = ((s_CSAwallace_cla12_and_4_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_3_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa4_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa4_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_2_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa4_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa4_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_2_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa4_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa4_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa4_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa5_xor0 = ((s_CSAwallace_cla12_and_5_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_4_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa5_and0 = ((s_CSAwallace_cla12_and_5_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_4_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa5_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_3_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa5_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_3_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa5_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa6_xor0 = ((s_CSAwallace_cla12_and_6_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_5_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa6_and0 = ((s_CSAwallace_cla12_and_6_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_5_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa6_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_4_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa6_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_4_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa6_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_and_7_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_6_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa7_and0 = ((s_CSAwallace_cla12_and_7_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_6_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa7_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_5_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa7_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_5_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa7_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_and_8_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_7_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa8_and0 = ((s_CSAwallace_cla12_and_8_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_7_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa8_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_6_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa8_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_6_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa8_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_and_9_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_8_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa9_and0 = ((s_CSAwallace_cla12_and_9_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_8_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa9_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_7_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa9_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_7_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa9_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_and_10_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_9_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa10_and0 = ((s_CSAwallace_cla12_and_10_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_9_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_8_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_8_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_nand_11_0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_10_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa11_and0 = ((s_CSAwallace_cla12_nand_11_0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_10_1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_9_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_9_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa0_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa12_xor0 = ~(((s_CSAwallace_cla12_nand_11_1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa0_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa0_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_10_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa0_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_10_2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa0_csa_component_fa12_or0 = ((s_CSAwallace_cla12_nand_11_1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa0_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa4_xor0 = ((s_CSAwallace_cla12_and_1_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa4_and0 = ((s_CSAwallace_cla12_and_1_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa5_xor0 = ((s_CSAwallace_cla12_and_2_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_1_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa5_and0 = ((s_CSAwallace_cla12_and_2_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_1_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa5_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa5_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa5_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa6_xor0 = ((s_CSAwallace_cla12_and_3_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_2_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa6_and0 = ((s_CSAwallace_cla12_and_3_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_2_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa6_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_1_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa6_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_1_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa6_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_and_4_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_3_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa7_and0 = ((s_CSAwallace_cla12_and_4_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_3_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa7_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_2_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa7_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_2_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa7_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_and_5_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_4_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa8_and0 = ((s_CSAwallace_cla12_and_5_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_4_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa8_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_3_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa8_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_3_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa8_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_and_6_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_5_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa9_and0 = ((s_CSAwallace_cla12_and_6_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_5_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa9_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_4_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa9_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_4_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa9_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_and_7_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_6_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa10_and0 = ((s_CSAwallace_cla12_and_7_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_6_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_5_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_5_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_and_8_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_7_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa11_and0 = ((s_CSAwallace_cla12_and_8_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_7_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_6_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_6_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_and_9_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_8_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa12_and0 = ((s_CSAwallace_cla12_and_9_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_8_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_7_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_7_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_and_10_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_9_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa13_and0 = ((s_CSAwallace_cla12_and_10_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_9_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_8_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_8_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_nand_11_3 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_10_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa14_and0 = ((s_CSAwallace_cla12_nand_11_3 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_10_4 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_9_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_9_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa15_xor0 = ~(((s_CSAwallace_cla12_nand_11_4 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa1_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa1_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_10_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa1_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_10_5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa1_csa_component_fa15_or0 = ((s_CSAwallace_cla12_nand_11_4 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa1_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_and_1_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa7_and0 = ((s_CSAwallace_cla12_and_1_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_and_2_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_1_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa8_and0 = ((s_CSAwallace_cla12_and_2_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_1_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa8_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa8_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa8_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_and_3_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_2_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa9_and0 = ((s_CSAwallace_cla12_and_3_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_2_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa9_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_1_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa9_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_1_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa9_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_and_4_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_3_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa10_and0 = ((s_CSAwallace_cla12_and_4_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_3_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_2_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_2_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_and_5_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_4_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa11_and0 = ((s_CSAwallace_cla12_and_5_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_4_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_3_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_3_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_and_6_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_5_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa12_and0 = ((s_CSAwallace_cla12_and_6_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_5_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_4_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_4_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_and_7_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_6_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa13_and0 = ((s_CSAwallace_cla12_and_7_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_6_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_5_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_5_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_and_8_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_7_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa14_and0 = ((s_CSAwallace_cla12_and_8_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_7_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_6_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_6_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa15_xor0 = ((s_CSAwallace_cla12_and_9_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_8_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa15_and0 = ((s_CSAwallace_cla12_and_9_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_8_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_7_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_7_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa15_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa16_xor0 = ((s_CSAwallace_cla12_and_10_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_9_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa16_and0 = ((s_CSAwallace_cla12_and_10_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_9_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa16_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_8_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa16_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_8_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa16_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa17_xor0 = ((s_CSAwallace_cla12_nand_11_6 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_10_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa17_and0 = ((s_CSAwallace_cla12_nand_11_6 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_10_7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa17_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_9_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa17_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_9_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa17_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa18_xor0 = ~(((s_CSAwallace_cla12_nand_11_7 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa2_csa_component_fa18_xor1 = ((s_CSAwallace_cla12_csa2_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_10_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa18_and1 = ((s_CSAwallace_cla12_csa2_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_10_8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa2_csa_component_fa18_or0 = ((s_CSAwallace_cla12_nand_11_7 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa2_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_and_1_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa10_and0 = ((s_CSAwallace_cla12_and_1_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_and_2_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_1_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa11_and0 = ((s_CSAwallace_cla12_and_2_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_1_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_0_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_0_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_and_3_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_2_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa12_and0 = ((s_CSAwallace_cla12_and_3_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_2_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_1_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_1_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_and_4_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_3_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa13_and0 = ((s_CSAwallace_cla12_and_4_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_3_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_2_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_2_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_and_5_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_4_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa14_and0 = ((s_CSAwallace_cla12_and_5_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_4_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_3_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_3_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa15_xor0 = ((s_CSAwallace_cla12_and_6_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_5_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa15_and0 = ((s_CSAwallace_cla12_and_6_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_5_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_4_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_4_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa15_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa16_xor0 = ((s_CSAwallace_cla12_and_7_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_6_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa16_and0 = ((s_CSAwallace_cla12_and_7_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_6_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa16_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_5_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa16_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_5_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa16_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa17_xor0 = ((s_CSAwallace_cla12_and_8_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_7_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa17_and0 = ((s_CSAwallace_cla12_and_8_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_7_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa17_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_6_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa17_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_6_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa17_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa18_xor0 = ((s_CSAwallace_cla12_and_9_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_8_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa18_and0 = ((s_CSAwallace_cla12_and_9_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_8_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa18_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_7_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa18_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_7_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa18_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa19_xor0 = ((s_CSAwallace_cla12_and_10_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_9_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa19_and0 = ((s_CSAwallace_cla12_and_10_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_9_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa19_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_8_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa19_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_8_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa19_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa20_xor0 = ((s_CSAwallace_cla12_nand_11_9 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_10_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa20_and0 = ((s_CSAwallace_cla12_nand_11_9 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_10_10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa20_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_9_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa20_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_9_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa20_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa21_xor0 = ~(((s_CSAwallace_cla12_nand_11_10 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa3_csa_component_fa21_xor1 = ((s_CSAwallace_cla12_csa3_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_nand_10_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa21_and1 = ((s_CSAwallace_cla12_csa3_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_nand_10_11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa3_csa_component_fa21_or0 = ((s_CSAwallace_cla12_nand_11_10 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa3_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa2_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa2_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa1_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa2_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa2_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa1_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa3_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa3_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa2_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa3_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa3_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa2_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa3_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa3_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_3 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa3_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_3 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa3_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa3_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa3_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa4_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa4_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa4_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa4_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa4_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa4_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa4_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa4_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa4_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa4_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa4_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa4_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa4_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa5_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa5_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa5_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa5_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa5_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa5_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa5_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa5_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa5_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa6_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa6_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa6_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa6_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa6_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa6_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa6_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa6_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa6_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa7_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa7_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa7_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa7_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa7_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa7_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa8_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa8_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa8_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa8_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa9_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa9_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa9_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa9_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa10_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa11_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_csa0_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa12_and0 = ((s_CSAwallace_cla12_csa0_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_nand_11_2 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa0_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa13_and0 = ((s_CSAwallace_cla12_nand_11_2 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa4_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa4_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa4_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa4_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa4_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa6_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa5_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_6 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa6_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa5_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_6 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa6_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa7_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa6_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa7_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa8_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa7_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa8_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa8_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa8_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa8_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa9_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa8_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa9_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa9_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa9_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa9_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa10_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa9_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa10_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa11_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa10_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa11_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa12_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa12_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa13_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa12_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa13_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa14_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa13_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa15_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa14_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa15_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa15_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa16_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa15_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa16_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa16_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa16_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa16_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa17_xor0 = ~(((s_CSAwallace_cla12_csa2_csa_component_fa17_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa5_csa_component_fa17_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa17_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa17_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa17_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa18_xor0 = ~(((s_CSAwallace_cla12_csa2_csa_component_fa18_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa5_csa_component_fa18_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa18_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa18_or0 = ((s_CSAwallace_cla12_csa2_csa_component_fa18_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa19_xor0 = ~(((s_CSAwallace_cla12_nand_11_8 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa5_csa_component_fa19_xor1 = ((s_CSAwallace_cla12_csa5_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa2_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa19_and1 = ((s_CSAwallace_cla12_csa5_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa2_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa5_csa_component_fa19_or0 = ((s_CSAwallace_cla12_nand_11_8 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa5_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa3_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa3_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa2_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa3_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa3_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa2_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa4_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa4_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa4_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa4_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa3_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa5_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa5_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa5_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa5_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa4_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa5_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa1_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa5_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa1_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa5_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa5_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa5_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa6_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa6_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa6_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa6_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa6_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa6_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa6_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa6_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa6_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa6_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa6_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa7_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa7_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa7_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa7_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa7_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa8_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa8_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa8_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa8_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa8_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa9_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa9_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa9_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa9_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa9_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa10_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa10_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa11_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa12_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_csa4_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa13_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_csa1_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa4_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa14_and0 = ((s_CSAwallace_cla12_csa1_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa4_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa6_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa15_xor0 = ~(((s_CSAwallace_cla12_csa1_csa_component_fa15_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa6_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa15_or0 = ((s_CSAwallace_cla12_csa1_csa_component_fa15_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa16_xor0 = ~(((s_CSAwallace_cla12_nand_11_5 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa6_csa_component_fa16_xor1 = ((s_CSAwallace_cla12_csa6_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa16_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa6_csa_component_fa16_or0 = ((s_CSAwallace_cla12_nand_11_5 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa6_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa8_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_and_0_9 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa9_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa8_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_9 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa9_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa10_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa9_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa10_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa11_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa10_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa11_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa12_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa12_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa13_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa12_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa13_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa14_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa13_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa15_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa14_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa15_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa15_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa16_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa15_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa16_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa16_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa16_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa16_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa17_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa16_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa17_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa16_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa17_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa17_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa17_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa18_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa17_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa18_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa17_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa18_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa18_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa18_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa19_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa18_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa19_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa18_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa19_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa19_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa19_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa20_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa19_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa20_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa20_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa20_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa20_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa20_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa21_xor0 = ~(((s_CSAwallace_cla12_csa3_csa_component_fa21_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa7_csa_component_fa21_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa21_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa21_or0 = ((s_CSAwallace_cla12_csa3_csa_component_fa21_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa22_xor0 = ~(((s_CSAwallace_cla12_and_11_11 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa7_csa_component_fa22_xor1 = ((s_CSAwallace_cla12_csa7_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa3_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa22_and1 = ((s_CSAwallace_cla12_csa7_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa3_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa7_csa_component_fa22_or0 = ((s_CSAwallace_cla12_and_11_11 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa7_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa4_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa4_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa3_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa4_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa4_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa3_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa5_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa5_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa5_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa5_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa6_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa6_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa6_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa6_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa5_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa7_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa6_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa7_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa7_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa7_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa7_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa8_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa8_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa5_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa8_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa5_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa8_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa8_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa9_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa9_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa9_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa9_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa9_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa9_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa9_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa10_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa10_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa11_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa11_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa12_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa12_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa13_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa13_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa14_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa14_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa15_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa15_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa15_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa15_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa16_xor0 = ((s_CSAwallace_cla12_csa6_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa16_and0 = ((s_CSAwallace_cla12_csa6_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa16_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa16_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa16_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa16_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa17_xor0 = ((s_CSAwallace_cla12_csa5_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa6_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa17_and0 = ((s_CSAwallace_cla12_csa5_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa6_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa17_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa17_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa17_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa17_or0 = ((s_CSAwallace_cla12_csa8_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa18_xor0 = ~(((s_CSAwallace_cla12_csa5_csa_component_fa18_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa8_csa_component_fa18_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa18_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa18_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa18_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa18_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa19_xor0 = ~(((s_CSAwallace_cla12_csa5_csa_component_fa19_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa8_csa_component_fa19_xor1 = ((s_CSAwallace_cla12_csa8_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa19_and1 = ((s_CSAwallace_cla12_csa8_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa19_xor1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa8_csa_component_fa19_or0 = ((s_CSAwallace_cla12_csa5_csa_component_fa19_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa8_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa5_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa5_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa5_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa5_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa4_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa6_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa6_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa7_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa7_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa7_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa7_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa8_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa8_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa8_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa8_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa9_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa9_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa9_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa9_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa10_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa10_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa10_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa10_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa10_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa10_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa10_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa11_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa11_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa11_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa11_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa11_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa10_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa11_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa11_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa12_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa12_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa12_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa12_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa12_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa12_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa12_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa13_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa13_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa13_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa13_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa13_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa13_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa13_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa14_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa14_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa14_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa14_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa14_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa14_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa14_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa15_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa15_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa15_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa15_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa15_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa15_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa15_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa16_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa16_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa16_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa16_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa16_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa16_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa16_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa17_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa17_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa17_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa17_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa17_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa17_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa17_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa18_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa18_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa18_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa18_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa18_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa18_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa18_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa19_xor0 = ((s_CSAwallace_cla12_csa8_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa19_and0 = ((s_CSAwallace_cla12_csa8_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa19_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa19_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa19_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa19_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa19_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa20_xor0 = ((s_CSAwallace_cla12_csa7_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa8_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa20_and0 = ((s_CSAwallace_cla12_csa7_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa20_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa20_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa20_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa20_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa20_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa21_xor0 = ~(((s_CSAwallace_cla12_csa7_csa_component_fa21_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa9_csa_component_fa21_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa21_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa21_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa21_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa21_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa21_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa22_xor0 = ~(((s_CSAwallace_cla12_csa7_csa_component_fa22_xor1 >> 0) & 0x01)) & 0x01;
|
|
s_CSAwallace_cla12_csa9_csa_component_fa22_xor1 = ((s_CSAwallace_cla12_csa9_csa_component_fa22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa7_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa22_and1 = ((s_CSAwallace_cla12_csa9_csa_component_fa22_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa7_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_csa9_csa_component_fa22_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa22_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa22_and1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and0 = ((s_CSAwallace_cla12_csa4_csa_component_fa2_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_and_0_0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and1 = ((s_CSAwallace_cla12_csa6_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa1_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and2 = ((s_CSAwallace_cla12_csa6_csa_component_fa3_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa0_csa_component_fa1_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic6_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa6_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic6_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa6_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic6_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa6_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa5_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and3 = ((s_CSAwallace_cla12_u_cla24_pg_logic6_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa8_csa_component_fa4_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic7_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa7_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic7_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa7_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic7_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor7 = ((s_CSAwallace_cla12_u_cla24_pg_logic7_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_pg_logic6_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and4 = ((s_CSAwallace_cla12_u_cla24_pg_logic7_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa5_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and5 = ((s_CSAwallace_cla12_u_cla24_pg_logic7_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa5_xor0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and6 = ((s_CSAwallace_cla12_u_cla24_pg_logic6_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic7_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or0 = ((s_CSAwallace_cla12_u_cla24_pg_logic7_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and6 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic8_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa8_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic8_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa8_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic8_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa7_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor8 = ((s_CSAwallace_cla12_u_cla24_pg_logic8_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and7 = ((s_CSAwallace_cla12_u_cla24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or1 = ((s_CSAwallace_cla12_u_cla24_pg_logic8_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and7 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic9_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa9_xor0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic9_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa9_xor0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic9_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa8_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor9 = ((s_CSAwallace_cla12_u_cla24_pg_logic9_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or1 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and8 = ((s_CSAwallace_cla12_u_cla24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and9 = ((s_CSAwallace_cla12_u_cla24_and8 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and10 = ((s_CSAwallace_cla12_u_cla24_pg_logic8_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or2 = ((s_CSAwallace_cla12_u_cla24_and9 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or3 = ((s_CSAwallace_cla12_u_cla24_pg_logic9_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or2 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic10_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa10_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic10_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa10_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic10_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa10_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa9_and0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor10 = ((s_CSAwallace_cla12_u_cla24_pg_logic10_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or3 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and11 = ((s_CSAwallace_cla12_u_cla24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and12 = ((s_CSAwallace_cla12_u_cla24_pg_logic10_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and13 = ((s_CSAwallace_cla12_u_cla24_and11 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and12 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and14 = ((s_CSAwallace_cla12_u_cla24_pg_logic8_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and15 = ((s_CSAwallace_cla12_u_cla24_and14 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and16 = ((s_CSAwallace_cla12_u_cla24_pg_logic9_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or4 = ((s_CSAwallace_cla12_u_cla24_and13 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and15 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or5 = ((s_CSAwallace_cla12_u_cla24_or4 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and16 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or6 = ((s_CSAwallace_cla12_u_cla24_pg_logic10_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or5 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic11_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa11_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic11_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa11_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic11_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa11_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor11 = ((s_CSAwallace_cla12_u_cla24_pg_logic11_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or6 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and17 = ((s_CSAwallace_cla12_u_cla24_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and18 = ((s_CSAwallace_cla12_u_cla24_pg_logic11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and19 = ((s_CSAwallace_cla12_u_cla24_and17 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and18 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and20 = ((s_CSAwallace_cla12_u_cla24_and19 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic8_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and21 = ((s_CSAwallace_cla12_u_cla24_pg_logic8_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and22 = ((s_CSAwallace_cla12_u_cla24_pg_logic11_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic9_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and23 = ((s_CSAwallace_cla12_u_cla24_and21 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and22 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and24 = ((s_CSAwallace_cla12_u_cla24_pg_logic9_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and25 = ((s_CSAwallace_cla12_u_cla24_and24 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic10_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and26 = ((s_CSAwallace_cla12_u_cla24_pg_logic10_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or7 = ((s_CSAwallace_cla12_u_cla24_and20 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and25 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or8 = ((s_CSAwallace_cla12_u_cla24_and23 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and26 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or9 = ((s_CSAwallace_cla12_u_cla24_or7 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or8 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or10 = ((s_CSAwallace_cla12_u_cla24_pg_logic11_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or9 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic12_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa12_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic12_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa12_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic12_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa12_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa11_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor12 = ((s_CSAwallace_cla12_u_cla24_pg_logic12_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or10 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and27 = ((s_CSAwallace_cla12_u_cla24_or10 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or11 = ((s_CSAwallace_cla12_u_cla24_pg_logic12_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and27 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic13_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa13_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic13_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa13_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic13_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa13_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor13 = ((s_CSAwallace_cla12_u_cla24_pg_logic13_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or11 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and28 = ((s_CSAwallace_cla12_u_cla24_or10 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and29 = ((s_CSAwallace_cla12_u_cla24_and28 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and30 = ((s_CSAwallace_cla12_u_cla24_pg_logic12_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or12 = ((s_CSAwallace_cla12_u_cla24_and29 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and30 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or13 = ((s_CSAwallace_cla12_u_cla24_pg_logic13_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or12 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic14_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa14_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic14_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa14_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic14_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa14_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor14 = ((s_CSAwallace_cla12_u_cla24_pg_logic14_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or13 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and31 = ((s_CSAwallace_cla12_u_cla24_or10 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and32 = ((s_CSAwallace_cla12_u_cla24_pg_logic14_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and33 = ((s_CSAwallace_cla12_u_cla24_and31 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and32 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and34 = ((s_CSAwallace_cla12_u_cla24_pg_logic12_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and35 = ((s_CSAwallace_cla12_u_cla24_and34 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and36 = ((s_CSAwallace_cla12_u_cla24_pg_logic13_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or14 = ((s_CSAwallace_cla12_u_cla24_and33 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and35 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or15 = ((s_CSAwallace_cla12_u_cla24_or14 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and36 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or16 = ((s_CSAwallace_cla12_u_cla24_pg_logic14_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or15 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic15_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa15_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic15_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa15_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic15_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa15_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor15 = ((s_CSAwallace_cla12_u_cla24_pg_logic15_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or16 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and37 = ((s_CSAwallace_cla12_u_cla24_or10 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and38 = ((s_CSAwallace_cla12_u_cla24_pg_logic15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and39 = ((s_CSAwallace_cla12_u_cla24_and37 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and38 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and40 = ((s_CSAwallace_cla12_u_cla24_and39 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic12_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and41 = ((s_CSAwallace_cla12_u_cla24_pg_logic12_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and42 = ((s_CSAwallace_cla12_u_cla24_pg_logic15_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic13_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and43 = ((s_CSAwallace_cla12_u_cla24_and41 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and42 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and44 = ((s_CSAwallace_cla12_u_cla24_pg_logic13_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and45 = ((s_CSAwallace_cla12_u_cla24_and44 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic14_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and46 = ((s_CSAwallace_cla12_u_cla24_pg_logic14_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or17 = ((s_CSAwallace_cla12_u_cla24_and40 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and45 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or18 = ((s_CSAwallace_cla12_u_cla24_and43 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and46 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or19 = ((s_CSAwallace_cla12_u_cla24_or17 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or18 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or20 = ((s_CSAwallace_cla12_u_cla24_pg_logic15_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or19 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic16_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa16_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic16_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa16_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic16_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa16_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa15_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor16 = ((s_CSAwallace_cla12_u_cla24_pg_logic16_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or20 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and47 = ((s_CSAwallace_cla12_u_cla24_or20 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or21 = ((s_CSAwallace_cla12_u_cla24_pg_logic16_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and47 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic17_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa17_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic17_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa17_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic17_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa17_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor17 = ((s_CSAwallace_cla12_u_cla24_pg_logic17_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or21 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and48 = ((s_CSAwallace_cla12_u_cla24_or20 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and49 = ((s_CSAwallace_cla12_u_cla24_and48 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and50 = ((s_CSAwallace_cla12_u_cla24_pg_logic16_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or22 = ((s_CSAwallace_cla12_u_cla24_and49 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and50 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or23 = ((s_CSAwallace_cla12_u_cla24_pg_logic17_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or22 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic18_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa18_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic18_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa18_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic18_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa18_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor18 = ((s_CSAwallace_cla12_u_cla24_pg_logic18_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or23 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and51 = ((s_CSAwallace_cla12_u_cla24_or20 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and52 = ((s_CSAwallace_cla12_u_cla24_pg_logic18_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and53 = ((s_CSAwallace_cla12_u_cla24_and51 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and52 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and54 = ((s_CSAwallace_cla12_u_cla24_pg_logic16_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and55 = ((s_CSAwallace_cla12_u_cla24_and54 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and56 = ((s_CSAwallace_cla12_u_cla24_pg_logic17_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or24 = ((s_CSAwallace_cla12_u_cla24_and53 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and55 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or25 = ((s_CSAwallace_cla12_u_cla24_or24 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and56 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or26 = ((s_CSAwallace_cla12_u_cla24_pg_logic18_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or25 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic19_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa19_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic19_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa19_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic19_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa19_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor19 = ((s_CSAwallace_cla12_u_cla24_pg_logic19_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or26 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and57 = ((s_CSAwallace_cla12_u_cla24_or20 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and58 = ((s_CSAwallace_cla12_u_cla24_pg_logic19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and59 = ((s_CSAwallace_cla12_u_cla24_and57 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and58 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and60 = ((s_CSAwallace_cla12_u_cla24_and59 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic16_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and61 = ((s_CSAwallace_cla12_u_cla24_pg_logic16_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and62 = ((s_CSAwallace_cla12_u_cla24_pg_logic19_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic17_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and63 = ((s_CSAwallace_cla12_u_cla24_and61 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and62 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and64 = ((s_CSAwallace_cla12_u_cla24_pg_logic17_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and65 = ((s_CSAwallace_cla12_u_cla24_and64 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic18_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and66 = ((s_CSAwallace_cla12_u_cla24_pg_logic18_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or27 = ((s_CSAwallace_cla12_u_cla24_and60 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and65 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or28 = ((s_CSAwallace_cla12_u_cla24_and63 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and66 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or29 = ((s_CSAwallace_cla12_u_cla24_or27 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or28 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or30 = ((s_CSAwallace_cla12_u_cla24_pg_logic19_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or29 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic20_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa20_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic20_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa20_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic20_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa20_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa19_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor20 = ((s_CSAwallace_cla12_u_cla24_pg_logic20_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or30 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and67 = ((s_CSAwallace_cla12_u_cla24_or30 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or31 = ((s_CSAwallace_cla12_u_cla24_pg_logic20_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and67 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic21_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa21_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic21_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa21_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic21_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa21_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor21 = ((s_CSAwallace_cla12_u_cla24_pg_logic21_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or31 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and68 = ((s_CSAwallace_cla12_u_cla24_or30 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and69 = ((s_CSAwallace_cla12_u_cla24_and68 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and70 = ((s_CSAwallace_cla12_u_cla24_pg_logic20_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or32 = ((s_CSAwallace_cla12_u_cla24_and69 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and70 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or33 = ((s_CSAwallace_cla12_u_cla24_pg_logic21_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or32 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic22_or0 = ((s_CSAwallace_cla12_csa9_csa_component_fa22_xor1 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic22_and0 = ((s_CSAwallace_cla12_csa9_csa_component_fa22_xor1 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic22_xor0 = ((s_CSAwallace_cla12_csa9_csa_component_fa22_xor1 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor22 = ((s_CSAwallace_cla12_u_cla24_pg_logic22_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or33 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and71 = ((s_CSAwallace_cla12_u_cla24_or30 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and72 = ((s_CSAwallace_cla12_u_cla24_pg_logic22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and73 = ((s_CSAwallace_cla12_u_cla24_and71 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and72 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and74 = ((s_CSAwallace_cla12_u_cla24_pg_logic20_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and75 = ((s_CSAwallace_cla12_u_cla24_and74 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and76 = ((s_CSAwallace_cla12_u_cla24_pg_logic21_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or34 = ((s_CSAwallace_cla12_u_cla24_and73 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and75 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or35 = ((s_CSAwallace_cla12_u_cla24_or34 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and76 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or36 = ((s_CSAwallace_cla12_u_cla24_pg_logic22_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or35 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic23_or0 = ((s_CSAwallace_cla12_csa7_csa_component_fa22_or0 >> 0) & 0x01) | ((s_CSAwallace_cla12_csa9_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic23_and0 = ((s_CSAwallace_cla12_csa7_csa_component_fa22_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_csa9_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_pg_logic23_xor0 = ((s_CSAwallace_cla12_csa7_csa_component_fa22_or0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_csa9_csa_component_fa22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_xor23 = ((s_CSAwallace_cla12_u_cla24_pg_logic23_xor0 >> 0) & 0x01) ^ ((s_CSAwallace_cla12_u_cla24_or36 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and77 = ((s_CSAwallace_cla12_u_cla24_or30 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and78 = ((s_CSAwallace_cla12_u_cla24_pg_logic23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and79 = ((s_CSAwallace_cla12_u_cla24_and77 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and78 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and80 = ((s_CSAwallace_cla12_u_cla24_and79 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic20_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and81 = ((s_CSAwallace_cla12_u_cla24_pg_logic20_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and82 = ((s_CSAwallace_cla12_u_cla24_pg_logic23_or0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic21_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and83 = ((s_CSAwallace_cla12_u_cla24_and81 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_and82 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and84 = ((s_CSAwallace_cla12_u_cla24_pg_logic21_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and85 = ((s_CSAwallace_cla12_u_cla24_and84 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic22_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_and86 = ((s_CSAwallace_cla12_u_cla24_pg_logic22_and0 >> 0) & 0x01) & ((s_CSAwallace_cla12_u_cla24_pg_logic23_or0 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or37 = ((s_CSAwallace_cla12_u_cla24_and80 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and85 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or38 = ((s_CSAwallace_cla12_u_cla24_and83 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_and86 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or39 = ((s_CSAwallace_cla12_u_cla24_or37 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or38 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_u_cla24_or40 = ((s_CSAwallace_cla12_u_cla24_pg_logic23_and0 >> 0) & 0x01) | ((s_CSAwallace_cla12_u_cla24_or39 >> 0) & 0x01);
|
|
s_CSAwallace_cla12_xor0 = ~(((s_CSAwallace_cla12_u_cla24_xor23 >> 0) & 0x01)) & 0x01;
|
|
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_and_0_0 >> 0) & 0x01ull) << 0;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_csa0_csa_component_fa1_xor0 >> 0) & 0x01ull) << 1;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_csa4_csa_component_fa2_xor0 >> 0) & 0x01ull) << 2;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_csa6_csa_component_fa3_xor0 >> 0) & 0x01ull) << 3;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_csa8_csa_component_fa4_xor0 >> 0) & 0x01ull) << 4;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_csa9_csa_component_fa5_xor0 >> 0) & 0x01ull) << 5;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_pg_logic6_xor0 >> 0) & 0x01ull) << 6;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor7 >> 0) & 0x01ull) << 7;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor8 >> 0) & 0x01ull) << 8;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor9 >> 0) & 0x01ull) << 9;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor10 >> 0) & 0x01ull) << 10;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor11 >> 0) & 0x01ull) << 11;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor12 >> 0) & 0x01ull) << 12;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor13 >> 0) & 0x01ull) << 13;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor14 >> 0) & 0x01ull) << 14;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor15 >> 0) & 0x01ull) << 15;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor16 >> 0) & 0x01ull) << 16;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor17 >> 0) & 0x01ull) << 17;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor18 >> 0) & 0x01ull) << 18;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor19 >> 0) & 0x01ull) << 19;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor20 >> 0) & 0x01ull) << 20;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor21 >> 0) & 0x01ull) << 21;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_u_cla24_xor22 >> 0) & 0x01ull) << 22;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 23;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 24;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 25;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 26;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 27;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 28;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 29;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 30;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 31;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 32;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 33;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 34;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 35;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 36;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 37;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 38;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 39;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 40;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 41;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 42;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 43;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 44;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 45;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 46;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 47;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 48;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 49;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 50;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 51;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 52;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 53;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 54;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 55;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 56;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 57;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 58;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 59;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 60;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 61;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 62;
|
|
s_CSAwallace_cla12_out |= ((s_CSAwallace_cla12_xor0 >> 0) & 0x01ull) << 63;
|
|
return s_CSAwallace_cla12_out;
|
|
} |