mirror of
https://github.com/ehw-fit/ariths-gen.git
synced 2025-04-20 13:51:23 +01:00
182 lines
10 KiB
Verilog
182 lines
10 KiB
Verilog
module u_dadda_cla4(input [3:0] a, input [3:0] b, output [7:0] u_dadda_cla4_out);
|
|
wire u_dadda_cla4_and_3_0;
|
|
wire u_dadda_cla4_and_2_1;
|
|
wire u_dadda_cla4_ha0_xor0;
|
|
wire u_dadda_cla4_ha0_and0;
|
|
wire u_dadda_cla4_and_3_1;
|
|
wire u_dadda_cla4_ha1_xor0;
|
|
wire u_dadda_cla4_ha1_and0;
|
|
wire u_dadda_cla4_and_2_0;
|
|
wire u_dadda_cla4_and_1_1;
|
|
wire u_dadda_cla4_ha2_xor0;
|
|
wire u_dadda_cla4_ha2_and0;
|
|
wire u_dadda_cla4_and_1_2;
|
|
wire u_dadda_cla4_and_0_3;
|
|
wire u_dadda_cla4_fa0_xor0;
|
|
wire u_dadda_cla4_fa0_and0;
|
|
wire u_dadda_cla4_fa0_xor1;
|
|
wire u_dadda_cla4_fa0_and1;
|
|
wire u_dadda_cla4_fa0_or0;
|
|
wire u_dadda_cla4_and_2_2;
|
|
wire u_dadda_cla4_and_1_3;
|
|
wire u_dadda_cla4_fa1_xor0;
|
|
wire u_dadda_cla4_fa1_and0;
|
|
wire u_dadda_cla4_fa1_xor1;
|
|
wire u_dadda_cla4_fa1_and1;
|
|
wire u_dadda_cla4_fa1_or0;
|
|
wire u_dadda_cla4_and_3_2;
|
|
wire u_dadda_cla4_fa2_xor0;
|
|
wire u_dadda_cla4_fa2_and0;
|
|
wire u_dadda_cla4_fa2_xor1;
|
|
wire u_dadda_cla4_fa2_and1;
|
|
wire u_dadda_cla4_fa2_or0;
|
|
wire u_dadda_cla4_and_0_0;
|
|
wire u_dadda_cla4_and_1_0;
|
|
wire u_dadda_cla4_and_0_2;
|
|
wire u_dadda_cla4_and_2_3;
|
|
wire u_dadda_cla4_and_0_1;
|
|
wire u_dadda_cla4_and_3_3;
|
|
wire u_dadda_cla4_u_cla6_pg_logic0_or0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic0_and0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic0_xor0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic1_or0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic1_and0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic1_xor0;
|
|
wire u_dadda_cla4_u_cla6_xor1;
|
|
wire u_dadda_cla4_u_cla6_and0;
|
|
wire u_dadda_cla4_u_cla6_or0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic2_or0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic2_and0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic2_xor0;
|
|
wire u_dadda_cla4_u_cla6_xor2;
|
|
wire u_dadda_cla4_u_cla6_and1;
|
|
wire u_dadda_cla4_u_cla6_and2;
|
|
wire u_dadda_cla4_u_cla6_and3;
|
|
wire u_dadda_cla4_u_cla6_and4;
|
|
wire u_dadda_cla4_u_cla6_or1;
|
|
wire u_dadda_cla4_u_cla6_or2;
|
|
wire u_dadda_cla4_u_cla6_pg_logic3_or0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic3_and0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic3_xor0;
|
|
wire u_dadda_cla4_u_cla6_xor3;
|
|
wire u_dadda_cla4_u_cla6_and5;
|
|
wire u_dadda_cla4_u_cla6_and6;
|
|
wire u_dadda_cla4_u_cla6_and7;
|
|
wire u_dadda_cla4_u_cla6_and8;
|
|
wire u_dadda_cla4_u_cla6_and9;
|
|
wire u_dadda_cla4_u_cla6_and10;
|
|
wire u_dadda_cla4_u_cla6_and11;
|
|
wire u_dadda_cla4_u_cla6_or3;
|
|
wire u_dadda_cla4_u_cla6_or4;
|
|
wire u_dadda_cla4_u_cla6_or5;
|
|
wire u_dadda_cla4_u_cla6_pg_logic4_or0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic4_and0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic4_xor0;
|
|
wire u_dadda_cla4_u_cla6_xor4;
|
|
wire u_dadda_cla4_u_cla6_and12;
|
|
wire u_dadda_cla4_u_cla6_or6;
|
|
wire u_dadda_cla4_u_cla6_pg_logic5_or0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic5_and0;
|
|
wire u_dadda_cla4_u_cla6_pg_logic5_xor0;
|
|
wire u_dadda_cla4_u_cla6_xor5;
|
|
wire u_dadda_cla4_u_cla6_and13;
|
|
wire u_dadda_cla4_u_cla6_and14;
|
|
wire u_dadda_cla4_u_cla6_and15;
|
|
wire u_dadda_cla4_u_cla6_or7;
|
|
wire u_dadda_cla4_u_cla6_or8;
|
|
|
|
assign u_dadda_cla4_and_3_0 = a[3] & b[0];
|
|
assign u_dadda_cla4_and_2_1 = a[2] & b[1];
|
|
assign u_dadda_cla4_ha0_xor0 = u_dadda_cla4_and_3_0 ^ u_dadda_cla4_and_2_1;
|
|
assign u_dadda_cla4_ha0_and0 = u_dadda_cla4_and_3_0 & u_dadda_cla4_and_2_1;
|
|
assign u_dadda_cla4_and_3_1 = a[3] & b[1];
|
|
assign u_dadda_cla4_ha1_xor0 = u_dadda_cla4_ha0_and0 ^ u_dadda_cla4_and_3_1;
|
|
assign u_dadda_cla4_ha1_and0 = u_dadda_cla4_ha0_and0 & u_dadda_cla4_and_3_1;
|
|
assign u_dadda_cla4_and_2_0 = a[2] & b[0];
|
|
assign u_dadda_cla4_and_1_1 = a[1] & b[1];
|
|
assign u_dadda_cla4_ha2_xor0 = u_dadda_cla4_and_2_0 ^ u_dadda_cla4_and_1_1;
|
|
assign u_dadda_cla4_ha2_and0 = u_dadda_cla4_and_2_0 & u_dadda_cla4_and_1_1;
|
|
assign u_dadda_cla4_and_1_2 = a[1] & b[2];
|
|
assign u_dadda_cla4_and_0_3 = a[0] & b[3];
|
|
assign u_dadda_cla4_fa0_xor0 = u_dadda_cla4_ha2_and0 ^ u_dadda_cla4_and_1_2;
|
|
assign u_dadda_cla4_fa0_and0 = u_dadda_cla4_ha2_and0 & u_dadda_cla4_and_1_2;
|
|
assign u_dadda_cla4_fa0_xor1 = u_dadda_cla4_fa0_xor0 ^ u_dadda_cla4_and_0_3;
|
|
assign u_dadda_cla4_fa0_and1 = u_dadda_cla4_fa0_xor0 & u_dadda_cla4_and_0_3;
|
|
assign u_dadda_cla4_fa0_or0 = u_dadda_cla4_fa0_and0 | u_dadda_cla4_fa0_and1;
|
|
assign u_dadda_cla4_and_2_2 = a[2] & b[2];
|
|
assign u_dadda_cla4_and_1_3 = a[1] & b[3];
|
|
assign u_dadda_cla4_fa1_xor0 = u_dadda_cla4_fa0_or0 ^ u_dadda_cla4_and_2_2;
|
|
assign u_dadda_cla4_fa1_and0 = u_dadda_cla4_fa0_or0 & u_dadda_cla4_and_2_2;
|
|
assign u_dadda_cla4_fa1_xor1 = u_dadda_cla4_fa1_xor0 ^ u_dadda_cla4_and_1_3;
|
|
assign u_dadda_cla4_fa1_and1 = u_dadda_cla4_fa1_xor0 & u_dadda_cla4_and_1_3;
|
|
assign u_dadda_cla4_fa1_or0 = u_dadda_cla4_fa1_and0 | u_dadda_cla4_fa1_and1;
|
|
assign u_dadda_cla4_and_3_2 = a[3] & b[2];
|
|
assign u_dadda_cla4_fa2_xor0 = u_dadda_cla4_fa1_or0 ^ u_dadda_cla4_ha1_and0;
|
|
assign u_dadda_cla4_fa2_and0 = u_dadda_cla4_fa1_or0 & u_dadda_cla4_ha1_and0;
|
|
assign u_dadda_cla4_fa2_xor1 = u_dadda_cla4_fa2_xor0 ^ u_dadda_cla4_and_3_2;
|
|
assign u_dadda_cla4_fa2_and1 = u_dadda_cla4_fa2_xor0 & u_dadda_cla4_and_3_2;
|
|
assign u_dadda_cla4_fa2_or0 = u_dadda_cla4_fa2_and0 | u_dadda_cla4_fa2_and1;
|
|
assign u_dadda_cla4_and_0_0 = a[0] & b[0];
|
|
assign u_dadda_cla4_and_1_0 = a[1] & b[0];
|
|
assign u_dadda_cla4_and_0_2 = a[0] & b[2];
|
|
assign u_dadda_cla4_and_2_3 = a[2] & b[3];
|
|
assign u_dadda_cla4_and_0_1 = a[0] & b[1];
|
|
assign u_dadda_cla4_and_3_3 = a[3] & b[3];
|
|
assign u_dadda_cla4_u_cla6_pg_logic0_or0 = u_dadda_cla4_and_1_0 | u_dadda_cla4_and_0_1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic0_and0 = u_dadda_cla4_and_1_0 & u_dadda_cla4_and_0_1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic0_xor0 = u_dadda_cla4_and_1_0 ^ u_dadda_cla4_and_0_1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic1_or0 = u_dadda_cla4_and_0_2 | u_dadda_cla4_ha2_xor0;
|
|
assign u_dadda_cla4_u_cla6_pg_logic1_and0 = u_dadda_cla4_and_0_2 & u_dadda_cla4_ha2_xor0;
|
|
assign u_dadda_cla4_u_cla6_pg_logic1_xor0 = u_dadda_cla4_and_0_2 ^ u_dadda_cla4_ha2_xor0;
|
|
assign u_dadda_cla4_u_cla6_xor1 = u_dadda_cla4_u_cla6_pg_logic1_xor0 ^ u_dadda_cla4_u_cla6_pg_logic0_and0;
|
|
assign u_dadda_cla4_u_cla6_and0 = u_dadda_cla4_u_cla6_pg_logic0_and0 & u_dadda_cla4_u_cla6_pg_logic1_or0;
|
|
assign u_dadda_cla4_u_cla6_or0 = u_dadda_cla4_u_cla6_pg_logic1_and0 | u_dadda_cla4_u_cla6_and0;
|
|
assign u_dadda_cla4_u_cla6_pg_logic2_or0 = u_dadda_cla4_ha0_xor0 | u_dadda_cla4_fa0_xor1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic2_and0 = u_dadda_cla4_ha0_xor0 & u_dadda_cla4_fa0_xor1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic2_xor0 = u_dadda_cla4_ha0_xor0 ^ u_dadda_cla4_fa0_xor1;
|
|
assign u_dadda_cla4_u_cla6_xor2 = u_dadda_cla4_u_cla6_pg_logic2_xor0 ^ u_dadda_cla4_u_cla6_or0;
|
|
assign u_dadda_cla4_u_cla6_and1 = u_dadda_cla4_u_cla6_pg_logic2_or0 & u_dadda_cla4_u_cla6_pg_logic0_or0;
|
|
assign u_dadda_cla4_u_cla6_and2 = u_dadda_cla4_u_cla6_pg_logic0_and0 & u_dadda_cla4_u_cla6_pg_logic2_or0;
|
|
assign u_dadda_cla4_u_cla6_and3 = u_dadda_cla4_u_cla6_and2 & u_dadda_cla4_u_cla6_pg_logic1_or0;
|
|
assign u_dadda_cla4_u_cla6_and4 = u_dadda_cla4_u_cla6_pg_logic1_and0 & u_dadda_cla4_u_cla6_pg_logic2_or0;
|
|
assign u_dadda_cla4_u_cla6_or1 = u_dadda_cla4_u_cla6_and3 | u_dadda_cla4_u_cla6_and4;
|
|
assign u_dadda_cla4_u_cla6_or2 = u_dadda_cla4_u_cla6_pg_logic2_and0 | u_dadda_cla4_u_cla6_or1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic3_or0 = u_dadda_cla4_ha1_xor0 | u_dadda_cla4_fa1_xor1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic3_and0 = u_dadda_cla4_ha1_xor0 & u_dadda_cla4_fa1_xor1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic3_xor0 = u_dadda_cla4_ha1_xor0 ^ u_dadda_cla4_fa1_xor1;
|
|
assign u_dadda_cla4_u_cla6_xor3 = u_dadda_cla4_u_cla6_pg_logic3_xor0 ^ u_dadda_cla4_u_cla6_or2;
|
|
assign u_dadda_cla4_u_cla6_and5 = u_dadda_cla4_u_cla6_pg_logic3_or0 & u_dadda_cla4_u_cla6_pg_logic1_or0;
|
|
assign u_dadda_cla4_u_cla6_and6 = u_dadda_cla4_u_cla6_pg_logic0_and0 & u_dadda_cla4_u_cla6_pg_logic2_or0;
|
|
assign u_dadda_cla4_u_cla6_and7 = u_dadda_cla4_u_cla6_pg_logic3_or0 & u_dadda_cla4_u_cla6_pg_logic1_or0;
|
|
assign u_dadda_cla4_u_cla6_and8 = u_dadda_cla4_u_cla6_and6 & u_dadda_cla4_u_cla6_and7;
|
|
assign u_dadda_cla4_u_cla6_and9 = u_dadda_cla4_u_cla6_pg_logic1_and0 & u_dadda_cla4_u_cla6_pg_logic3_or0;
|
|
assign u_dadda_cla4_u_cla6_and10 = u_dadda_cla4_u_cla6_and9 & u_dadda_cla4_u_cla6_pg_logic2_or0;
|
|
assign u_dadda_cla4_u_cla6_and11 = u_dadda_cla4_u_cla6_pg_logic2_and0 & u_dadda_cla4_u_cla6_pg_logic3_or0;
|
|
assign u_dadda_cla4_u_cla6_or3 = u_dadda_cla4_u_cla6_and8 | u_dadda_cla4_u_cla6_and11;
|
|
assign u_dadda_cla4_u_cla6_or4 = u_dadda_cla4_u_cla6_and10 | u_dadda_cla4_u_cla6_or3;
|
|
assign u_dadda_cla4_u_cla6_or5 = u_dadda_cla4_u_cla6_pg_logic3_and0 | u_dadda_cla4_u_cla6_or4;
|
|
assign u_dadda_cla4_u_cla6_pg_logic4_or0 = u_dadda_cla4_and_2_3 | u_dadda_cla4_fa2_xor1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic4_and0 = u_dadda_cla4_and_2_3 & u_dadda_cla4_fa2_xor1;
|
|
assign u_dadda_cla4_u_cla6_pg_logic4_xor0 = u_dadda_cla4_and_2_3 ^ u_dadda_cla4_fa2_xor1;
|
|
assign u_dadda_cla4_u_cla6_xor4 = u_dadda_cla4_u_cla6_pg_logic4_xor0 ^ u_dadda_cla4_u_cla6_or5;
|
|
assign u_dadda_cla4_u_cla6_and12 = u_dadda_cla4_u_cla6_or5 & u_dadda_cla4_u_cla6_pg_logic4_or0;
|
|
assign u_dadda_cla4_u_cla6_or6 = u_dadda_cla4_u_cla6_pg_logic4_and0 | u_dadda_cla4_u_cla6_and12;
|
|
assign u_dadda_cla4_u_cla6_pg_logic5_or0 = u_dadda_cla4_fa2_or0 | u_dadda_cla4_and_3_3;
|
|
assign u_dadda_cla4_u_cla6_pg_logic5_and0 = u_dadda_cla4_fa2_or0 & u_dadda_cla4_and_3_3;
|
|
assign u_dadda_cla4_u_cla6_pg_logic5_xor0 = u_dadda_cla4_fa2_or0 ^ u_dadda_cla4_and_3_3;
|
|
assign u_dadda_cla4_u_cla6_xor5 = u_dadda_cla4_u_cla6_pg_logic5_xor0 ^ u_dadda_cla4_u_cla6_or6;
|
|
assign u_dadda_cla4_u_cla6_and13 = u_dadda_cla4_u_cla6_or5 & u_dadda_cla4_u_cla6_pg_logic5_or0;
|
|
assign u_dadda_cla4_u_cla6_and14 = u_dadda_cla4_u_cla6_and13 & u_dadda_cla4_u_cla6_pg_logic4_or0;
|
|
assign u_dadda_cla4_u_cla6_and15 = u_dadda_cla4_u_cla6_pg_logic4_and0 & u_dadda_cla4_u_cla6_pg_logic5_or0;
|
|
assign u_dadda_cla4_u_cla6_or7 = u_dadda_cla4_u_cla6_and14 | u_dadda_cla4_u_cla6_and15;
|
|
assign u_dadda_cla4_u_cla6_or8 = u_dadda_cla4_u_cla6_pg_logic5_and0 | u_dadda_cla4_u_cla6_or7;
|
|
|
|
assign u_dadda_cla4_out[0] = u_dadda_cla4_and_0_0;
|
|
assign u_dadda_cla4_out[1] = u_dadda_cla4_u_cla6_pg_logic0_xor0;
|
|
assign u_dadda_cla4_out[2] = u_dadda_cla4_u_cla6_xor1;
|
|
assign u_dadda_cla4_out[3] = u_dadda_cla4_u_cla6_xor2;
|
|
assign u_dadda_cla4_out[4] = u_dadda_cla4_u_cla6_xor3;
|
|
assign u_dadda_cla4_out[5] = u_dadda_cla4_u_cla6_xor4;
|
|
assign u_dadda_cla4_out[6] = u_dadda_cla4_u_cla6_xor5;
|
|
assign u_dadda_cla4_out[7] = u_dadda_cla4_u_cla6_or8;
|
|
endmodule |